⑴ 基本的邏輯電路有哪些
邏輯電路按其邏輯功能和結構特點可分為組合邏輯電路和時序邏輯電路。
單一的與門回、或門、與非門答、或非門、非門等邏輯門不足以完成復雜的數字系統設計要求。組合邏輯電路是採用兩個或兩個以上基本邏輯門來實現更實用、復雜的邏輯功能。
一、組合邏輯電路的基本特點
組合邏輯電路是由與門、或門、非門、與非門、或非門等邏輯門電路組合而成的,組合邏輯電路不具有記憶功能,它的某一時刻的輸出直接由該時刻電路的輸入狀態所決定,與輸入信號作用前的電路狀態無關。
二、組合邏輯電路的分析方法
組合邏輯電路的分析方法一般按以下步驟進行:
1. 根據邏輯電路圖,由輸入到輸出逐級推導出輸出邏輯函數式。
2. 對邏輯函數式進行化簡和變換,得到最簡式。
3. 由化簡的邏輯函數式列出真值表。
4. 根據真值表分析、確定電路所完成的邏輯功能。
例1 分析如圖所示電路的邏輯功能。
⑵ 數字邏輯電路中:與門、或門、非門它們在邏輯電路中分別起什麼作用
這個問題問得很奇怪.說你懂的話應該是
與門:兩個條件都正確的時候專,結果才正確. 做解碼器,選通屬門等
或門:兩個條件里只要具備任意一個,結果就正確.
非門:條件正確則結果錯誤,條件錯誤則結果正確.
或非門:先或後非,即兩個條件里只要具備任意一個,結果就錯誤
異或門:判斷輸入的兩個條件相異的
同或門:判斷輸入的兩個條件相同的
⑶ 邏輯電路的與門 非門 或門各是什麼意思
跟數學中的 交集 補集 並集 類似
你可以自己思考思考
⑷ 邏輯電路1是什麼門
邏輯電路1是高電平,不是門。
邏輯電路包含的門電路有:
1、非門:利用內部結構,使輸入的電平變成相反的電平,高電平(1)變低電平(0),低電平(0)變高電平(1)。
2、與門:利用內部結構,使輸入兩個高電平(1),輸出高電平(1),不滿足有兩個高電平(1)則輸出低電平(0)。
3、或門:利用內部結構,使輸入至少一個輸入高電平(1),輸出高電平(1),不滿足有兩個低電(0)輸出高電平(1)。
4、與非門:利用內部結構,使輸入至多一個輸入高電平(1),輸出高電平(1),不滿足有兩個高電平(1)輸出高電平(1)。
5、或非門:利用內部結構,使輸入兩個輸入低電平(0),輸出高電平(1),不滿足有至少一個高電平(1)輸出高電平(1)。
6、異或門:當輸入端同時處於低電平(0)或高電平(1)時,輸出端輸出低電平(0),當輸入端一個為高電平(1),另一個為低電平時(0),輸出端輸出高電平(1)。
7、同或門:當輸入端同時輸入低電平(0)或高電平(1)時,輸出端輸出高電平(1),當輸入端一個為高電平(1),另一個為低電平時(0),輸出端輸出低電平(0)。
概念:
邏輯電路是指完成邏輯運算的電路。這種電路,一般有若干個輸入端和一個或幾個輸出端,當輸入信號之間滿足某一特定邏輯關系時,電路就開通,有輸出。否則,電路就關閉,無輸出。
邏輯電路在電子數字計算機中被大量運用。這些基本的邏輯操作是「與」、「或」、「非」以及由它們組成的復合動作。
⑸ 現代數字電路的基本單元是邏輯電路,邏輯電路中最基本的電路叫做門電潞.門電路共有三種,分別是「與」門
(1)與邏輯關系是所有條件都滿足,事件才能發生,即輸入全為「1」,輸專出為「1」,否則屬都為「0」.所有開關輸入為1,0,輸出為0,輸入為1,1,輸出為1.
(2)或邏輯關系是只要有一個條件滿足,事件就能發生,邏輯關系電路如圖所示.
(3)二極體具有單向導電性,從圖中可知,只要有一個輸入端為高電平,輸出為高電平,知該門電路為「或」門電路.
(4)當天黑時,光敏電阻增大,兩端間的電勢差增大,輸入非門的是低電壓,則J得到的高電壓.
為了讓路燈在天色更暗時才自動接通開關,應使電阻R增大,使得R的分得電壓變大,使非門電路的輸入端電壓變大,繼電器得到的電壓變低,路燈不被點亮.
故答案為:(1)如圖
(2)如圖
(3)「或」門電路
(4)①.大、低、高.②大.
⑹ 常用的基本門電路是哪幾個 其功能是
常用的門電路在邏輯功能上有與門、或門、非門、與非門、或非門、與或非門、異或門等幾種。
1、與門:實現邏輯「乘」運算的電路,有兩個以上輸入端,一個輸出端(一般電路都只有一個輸出端,ECL電路則有二個輸出端)。只有當所有輸入端都是高電平(邏輯「1」)時,該電路輸出才是高電平(邏輯「1」),否則輸出為低電平(邏輯「0」)。
2、或門
實現邏輯加的電路,又稱邏輯和電路,簡稱或門。此電路有兩個以上輸入端,一個輸出端。只要有一個或幾個輸入端是 「1」,或門的輸出即為 「1」。而只有所有輸入端為 「0」時,輸出才為 「0」。
3、非門
實現邏輯代數非的功能,即輸出始終和輸入保持相反。
4、與非門
若當輸入均為高電平1,則輸出為低電平0;若輸入中至少有一個為低電平0,則輸出為高電平1。與非門可以看作是與門和非門的疊加。
5、或非門
具有多端輸入和單端輸出的門電路。當任一輸入端(或多端)為高電平(邏輯「1」)時,輸出就是低電平(邏輯「0」);只有當所有輸入端都是低電平(邏輯「0」)時,輸出才是高電平(邏輯「1」)。
(6)基本邏輯電路與什麼門擴展閱讀
門電路輸出端的電路結構有三種型式:有源負載推拉式(或互補式)輸出、集電極(或漏極)開路輸出和三態輸出。
推拉式輸出的門電路一般用於完成邏輯運算。集電極開路的門電路(OC門)在實現一定邏輯功能的同時,還能實現電平變換或驅動較高電壓、較大電流的負載:可以把兩個門的輸出端直接並聯,實現邏輯與的功能(稱「線與」聯接)。三態輸出門廣泛應用於和系統匯流排的聯接以及實現信號雙向傳輸等方面。
⑺ 我們學過的基本邏輯門電路有哪些
應該說我們學過的基本邏輯門電路有與門邏輯電路非門邏輯電路與非門邏輯電路和或門邏輯電路。這些都是最基本的邏輯門電路。
⑻ 常用的基本邏輯門電路有「與門」「或門」和「非門」是否正確
正確,簡稱:「與或非」
⑼ 基本邏輯門電路有哪些各有什麼特點
高、低電平可以分別代表邏輯上的「真」與「假」或二進制當中的1和0,從而實現邏輯運算。常見的邏輯門包括「與」門,「或」門,「非」門,「異或」門(也稱:互斥或)等等。
組成
邏輯門可以用電阻、電容、二極體、三極體等分立原件構成,成為分立元件門。也可以將門電路的所有器件及連接導線製作在同一塊半導體基片上,構成集成邏輯門電路。
簡單的邏輯門可由晶體管組成。這些晶體管的組合可以使代表兩種信號的高低電平在通過它們之後產生高電平或者低電平的信號。
作用
高、低電平可以分別代表邏輯上的「真」與「假」或二進制當中的1和0,從而實現邏輯運算。常見的邏輯門包括「與」門,「或」門,「非」門,「異或」門(也稱:互斥或)等等。
邏輯門可以組合使用實現更為復雜的邏輯運算。
類別
邏輯門電路是數字電路中最基本的邏輯元件。所謂門就是一種開關,它能按照一定的條件去控制信號的通過或不通過。門電路的輸入和輸出之間存在一定的邏輯關系(因果關系),所以門電路又稱為邏輯門電路。基本邏輯關系為「與」、「或」、「非」三種。邏輯門電路按其內部有源器件的不同可以分為三大類。第一類為雙極型晶體管邏輯門電路,包括TTL、ECL電路和I2L電路等幾種類型;第二類為單極型MOS邏輯門電路,包括NMOS、PMOS、LDMOS、VDMOS、VVMOS、IGT等幾種類型;第三類則是二者的組合BICMOS門電路。常用的是CMOS邏輯門電路。
1、TTL全稱Transistor-Transistor Logic,即BJT-BJT邏輯門電路,是數字電子技術中常用的一種邏輯門電路,應用較早,技術已比較成熟。TTL主要有BJT(Bipolar Junction Transistor 即雙極結型晶體管,晶體三極體)和電阻構成,具有速度快的特點。最早的TTL門電路是74系列,後來出現了74H系列,74L系列,74LS,74AS,74ALS等系列。但是由於TTL功耗大等缺點,正逐漸被CMOS電路取代。 TTL門電路有74(商用)和54(軍用)兩個系列,每個系列又有若干個子系列。TTL電平信號被利用的最多是因為通常數據表示採用二進制規定,+5V等價於邏輯「1」,0V等價於邏輯「0」,這被稱做TTL(晶體管-晶體管邏輯電平)信號系統,這是計算機處理器控制的設備內部各部分之間通信的標准技術。
TTL電平信號對於計算機處理器控制的設備內部的數據傳輸是很理想的,首先計算機處理器控制的設備內部的數據傳輸對於電源的要求不高以及熱損耗也較低,另外TTL電平信號直接與集成電路連接而不需要價格昂貴的線路驅動器以及接收器電路;再者,計算機處理器控制的設備內部的數據傳輸是在高速下進行的,而TTL介面的操作恰能滿足這個要求。TTL型通信大多數情況下,是採用並行數據傳輸方式,而並行數據傳輸對於超過10英尺的距離就不適合了。這是由於可靠性和成本兩面的原因。因為在並行介面中存在著偏相和不對稱的問題,這些問題對可靠性均有影響。