❶ 實驗中可否用74LS00代替74LS08實現半加器功能為什麼
摘要 一般是先分析問題,再列出真值表,最後寫表達式並化簡,需要注意的是化簡時要往提供的門電路器件來表達.最後根據表達式畫出電路圖.
❷ 74ls00引腳圖
74ls00為四組2輸入端與非門(正邏輯),共有54/7400、54/74H00、54/74S00、54/74LS00。引腳圖如下:
(2)74ls00邏輯電路圖擴展閱讀:
74ls00的極限值
1、電源電壓:7V
2、輸入電壓:
54/7400、54/74H00、54/74S00:5.5V
54/74LS00:7V
3、A-B 間電壓,除 54/74LS00 外:5.5V
❸ 求74LS00 引腳圖,邏輯功能,真值表,
00 為四組 2 輸入端與非門(正邏輯),共有 54/7400、54/74H00、54/74S00、54/74LS00四種型號的晶元。
❹ 74HC00(74LS00)集成晶元上有四個什麼邏輯門,它的邏輯功能是什麼
74HC00(74LS00)集成晶元上有四個2輸入端與非門,它的邏輯功能是實現2輸入的與非邏輯。邏輯功能及引腳如下圖所示。
❺ 74LS00和74LS86畫出一位全加器電路連線圖
74LS00和74LS86畫出一位全加器,化簡的邏輯函數如下
❻ 數字邏輯實驗報告的實驗總結應該怎樣寫啊
給個模板吧。
實驗題目:基本邏輯門邏輯功能測試及應用
姓名:___________學號:______
班級:___________組別:________
合作者:_________________
指導教師:
實驗概述
【實驗目的及要求】
1、實驗目的
1)掌握基本邏輯門的功能及驗證方法。
2)學習TTL基本門電路的實際應用。
3)掌握邏輯門多餘輸入端的處理方法。
4)掌握組合邏輯電路的設計與測試方法
2、實驗要求
利用TDS-4數字系統綜合實驗平台測試基本邏輯門的功能,根據實驗原理設計一個組合電路,並進行測試分析。
1)總結TTL門電路多餘輸入端的處理方法。
2)通過本次實驗總結TTL及CMOS器件的特點及使用的收獲和體會。
3)TTL與非門的輸入端懸空可視為邏輯「1」嗎?有何缺點?
4)如果與非門的一個輸入端接連續脈沖,其餘端是何狀態允許脈沖通過?是何狀態禁止脈沖通過?
5)欲使一個異或門實現非邏輯,電路將如何連接?為什麼說異或門是可控反相器?
【實驗原理】
數字電路中,最基本的邏輯門可歸結為與門、或門和非門。實際應用時,它們可以獨立使用,但用的更多的是經過邏輯組合組成的復合門電路。目前廣泛使用的門電路有TTL門電路和CMOS門電路。
1、TTL門電路
TTL門電路是數字集成電路中應用最廣泛的,由於其輸入端和輸出端的結構形式都採用了半導體三極體,所以一般稱它為晶體管-晶體管邏輯電路,或稱為TTL電路。這種電路的電源電壓為+5V,高電平典型值為3.6V(≥2.4V合格);低電平典型值為0.3V(≤0.45合格)。常見的復合門有與非門、或非門、與或非門和異或門。
有時門電路的輸入端多餘無用,因為對TTL電路來說,懸空相當於「1」,所以對不同的邏輯門,其多餘輸入端處理方法不同。
(1)TTL與門、與非門的多餘輸入端的處理
如圖1-1為四輸入端與非門,若只需用兩個輸入端A和B,那麼另兩個多餘輸入端的處理方法是:
並聯懸空通過電阻接高電平
圖1-1TTL與門、與非門多餘輸入端的處理
並聯、懸空或通過電阻接高電平使用,這是TTL型與門、與非門的特定要求,但要在使用中考慮到,並聯使用時,增加了門的輸入電容,對前級增加容性負載和增加輸出電流,使該門的抗干擾能力下降;懸空使用,邏輯上可視為「1」,但該門的輸入端輸入阻抗高,易受外界干擾;相比之下,多餘輸入端通過串接限流電阻接高電平的方法較好。
(2)TTL或門、或非門的多餘輸入端的處理
如圖1-2為四輸入端或非門,若只需用兩個輸入端A和B,那麼另兩個多餘輸入端的處理方法是:並聯、接低電平或接地。
並聯低電平或接地
圖1-2TTL或門、或非門多餘輸入端的處理
(3)異或門的輸入端處理
異或門是由基本邏輯門組合成的復合門電路。如圖3.2.3為二輸入端異或門,一輸入端為A,若另一輸入端接低電平,則輸出仍為A;若另一輸入端接高電平,則輸出為A,此時的異或門稱為可控反相器。
圖1-3異或門的輸入端處理
在門電路的應用中,常用到把它們「封鎖」的概念。如果把與非門的任一輸入端接地,則該與非門被封鎖;如果把或非門的任一輸入端接高電平,則該或非門被封鎖。
由於TTL電路具有比較高的速度,比較強的抗干擾能力和足夠大的輸出幅度,在加上帶負載能力比較強,因此在工業控制中得到了最廣泛的應用,但由於TTL電路的功耗較大,目前還不適合作大規模集成電路。
【實驗環境】
1、THD-4型數字電路實驗箱
2、器材:74LS00四-2輸入與非門
74LS32二輸入四或門
74LS86四-2輸入異或門
74LS0874LS04
實驗內容
【實驗方案設計】
1、TTL與非門的邏輯功能及應用
晶元的引腳號查法是面對晶元有字的正面,從缺口處的下方(左下角),逆時針從1數起。晶元要能工作,必須接電源和地。本實驗所用與非門集成晶元為74LS00四-二輸入與非門,其引腳排列如圖1-4所示。
圖1-474LS00引腳排列
(1)測試74LS00四-2輸入與非門的邏輯功能
(2)用74LS00實現或邏輯:,寫出轉換過程邏輯函數式,畫出標明引腳的邏輯電路圖,測試其邏輯功能,觀測實驗結果。
採用74LS00實現以上邏輯函數的電路如下圖所示:
(3)用74LS00實現下表所示的邏輯函數。寫出設計函數式,畫出標明引腳的邏輯電路圖,並驗證之。
輸入輸出輸入輸出
(請在此處寫出邏輯表達是並根據上面的例子畫出電路圖,如果用Word畫圖不方便,可以先畫在紙上,拍照後粘貼在此處)
2.用74LS86設計一個四位二進製取反電路。寫出設計函數式,列出功能表,畫出標明引腳的邏輯電路圖,並通過實驗驗證之。
(請在此處寫出邏輯表達是並根據上面的例子畫出電路圖,如果用Word畫圖不方便,可以先畫在紙上,拍照後粘貼在此處)
3.用與非、與、或等基本邏輯門設計一個無棄權三通路表決器,既當輸入為兩個1時輸出為1。
(請在此處寫出邏輯表達是並根據上面的例子畫出電路圖,如果用Word畫圖不方便,可以先畫在紙上,拍照後粘貼在此處)
【實驗過程】(實驗步驟、記錄、數據、分析)
1.選用了74LS00一個與非門,將其輸入端A和B分別接至電平輸出器插孔,由電平輸出控制開關控制所需電平值,扳動開關給出四種組合輸入。將輸出端接至發光二極體的輸入插孔,並通過發光二極體的亮和滅來觀察門的輸出狀態。其邏輯函數式為:,觀測結果如下:
表1與非門邏輯功能測試表
ABY00011011
2.採用74LS00搭建了的邏輯電路,並測試了邏輯或的功能,其測試結果如表1-2所示:
表1-2或邏輯功能測試表
輸入輸出ABY00011011
3.採用74LS00設計一個無棄權三通路表決器
小結
寫一個不少於3行的小結,談談實驗的收獲。
❼ 如何利用74LS00實現反相器的功能
將2個輸入端連接在一起當輸入,就是反門反相器。
如果74LS00使用不正確,很容易損壞,還容易誤傷人,特別是管腳,所以使用過程中必須按老師要求。使用前要將管腳用鑷子捏一下,豎向、橫向都要對齊,插入電路板時要將其中一排管腳先插入,隨後再插入另外一排。
如果插入很容易,則說明插入方法正確,否則錯誤,取出時不能用手直接取,那樣容易傷到手指,必須用鑷子取出。果數值都一樣,詢問學長 後才糾正電路中錯誤。
(7)74ls00邏輯電路圖擴展閱讀:
注意事項:
組合邏輯電路的設計任務是根據實際的邏輯問題,定義邏輯狀態的含義,再根據所給定事件的因果關系列出邏輯真值表,然後由邏輯真值表寫出邏輯表達式,再用卡諾圖或代數法化簡得到最簡邏輯表達式,最後用給定的邏輯器件實現該表達式,畫出邏輯電路圖。
在實驗板找到74LS00邏輯晶元,找到A1,B1信號輸入埠,用燈籠測試線分別連接到信號區任意兩個不同埠,接著找到Y1輸出埠並用燈籠測試線將其連接到邏輯電平顯示區任意埠。自此實驗接線完成,且開啟74LS00邏輯晶元電源開關(電源指示燈亮)。
❽ 74ls00數字電路
用74LS00與非門電路實現與邏輯、或邏輯、或非邏輯、同或邏輯、異或邏輯功能,**最多用15個門,與邏輯、或邏輯我已用5個門完成了,還剩下10個門要完成或非邏輯、同或邏輯、異或邏輯功能請大家幫忙
❾ 74LS20和74LS00的作用是什麼
74LS20是與非門晶元,74ls00為四組2輸入端與非門(正邏輯)。它們都是基本邏輯電路,用來實現與非這一邏輯功能。
與非門是數字電路的一種基本邏輯電路。是與門和非門的疊加,有多個輸入和一個輸出。與非運算輸入要求有兩個,如果輸入都用0和1表示的話,那麼與運算的結果就是這兩個數的乘積。如1和1(兩端都有信號),則輸出為0;1和0,則輸出為1;0和0,則輸出為1。
與非門的結果就是對兩個輸入信號先進行與運算,再對此與運算結果進行非運算的結果。簡單說,與非與非,就是先與後非。電工學里一種基本邏輯電路,是與門和非門的疊加,有兩個輸入和一個輸出。
(9)74ls00邏輯電路圖擴展閱讀
邏輯電路以二進制為原理、實現數字信號邏輯運算和操作的電路。分組合邏輯電路和時序邏輯電路。前者由最基本的「與門」電路、「或門」電路和「非門」電路組成,其輸出值僅依賴於其輸入變數的當前值,與輸入變數的過去值無關—即不具記憶和存儲功能。
後者也由上述基本邏輯門電路組成,但存在反饋迴路—它的輸出值不僅依賴於輸入變數的當前值,也依賴於輸入變數的過去值。由於只分高、低電平,抗干擾力強,精度和保密性佳。廣泛應用於計算機、數字控制、通信、自動化和儀表等方面。最基本的有與電路、或電路和非電路。
❿ 三輸入表決電用2個74ls00怎麼弄,上個邏輯電路圖!!
畫圖很煩,在知道欄目貼圖更煩,三人表決器簡單,可以說明清楚。
AB、BC、AC分別專接入3個與非門,AB、BC的輸屬出接入下一個與非門,與非門的輸出接下一個當做反相器的與非門,輸出與AC的輸出接入最後一個與非門,完畢。
一共用6個與非門,Y=AB+BC+AC。