㈠ 漏電開關電路圖有嗎最後帶說明! 謝謝!
漏電保護斷路器
漏電保護斷路器通常稱作漏電開關,是一種安全保護電器,在線路或設回備出現對地漏電或答人身觸電時,迅速自動斷開電路,能有效的保證人身和線路的安全。電磁式電流動作型漏電斷路器結構如圖
漏電保護斷路器主要由零序互感器TA、漏電脫扣器WS、試驗按鈕SB、操作機構和外殼組成。實質上就是在一般的自動開關中增加一個能檢測電流的感受元件零序互感器和漏電脫扣器。零序互感器是一個環形封閉的鐵芯,主電路的三相電源線均穿過零序互感器的鐵芯,為互感器的一次繞組;環形鐵芯上繞有二次繞組,其輸出端與漏電脫扣器的線圈相接。在電路正常工作時,無論三相負載電流是否平衡,通過零序電流互感器一次側的三相電流相量和為零,二次側沒有電流。當出現漏電和人身觸電時,漏電或觸電電流將經過大地流回電源的中性點,因此零序電流互感器一次側三相電流的相量和就不為零,互感器的二次側將感應出電流,此電流通過使漏電脫扣器線圈,使其動作,則低壓斷路器分閘切斷了主電路,從而保障了人身安全。
為了經常檢測漏電開關的可靠性,開關上設有試驗按鈕,與一個限流電阻R串聯後跨接於兩相線路上。當按下試驗按鈕後,漏電斷路器立即分閘,證明該開關的保護功能良好。
㈡ 開漏電路輸出的優缺點及功能
指漏極開路的輸出形式。就像晶體管集電極開路的輸出形式一樣,集版電極上沒有接集電極電權阻Rc,直接引到晶元外面成為輸出端,需要在晶元外面接上一個負載電阻(上拉電阻)才能形成完整的放大(邏輯)電路。這種電路結構方便於組成「線與」邏輯。通常用於數字電路中的門電路以及模擬電路中的比較器輸出級。
㈢ 開漏低電平輸出和開漏高組態輸出的區別 stm8
推挽輸出:可以輸出高,低電平,連接數字器件;
開漏輸出:輸出端相當於三極體的集電極. 要得到高電平狀態需要上拉電阻才行. 適合於做電流型的驅動,其吸收電流的能力相對強(一般20ma以內).
推挽結構一般是指兩個三極體分別受兩互補信號的控制,總是在一個三極體導通的時候另一個截止.
要實現 線與 需要用OC(open collector)門電路.是兩個參數相同的三極體或MOSFET,以推挽方式存在於電路中,各負責正負半周的波形放大任務,電路工作時,兩只對稱的功率開關管每次只有一個導通,所以導通損耗小,效率高。輸出既可以向負載灌電流,也可以從負載抽取電流。
開漏電路特點及應用
在電路設計時我們常常遇到開漏(open drain)和開集(open collector)的概念。
所謂開漏電路概念中提到的「漏」就是指MOSFET的漏極。同理,開集電路的「集」就是指三極體的集電極。開漏電路就是指以MOSFET的漏極為輸出的電路。一般的用法是會在漏極外部的電路添加上拉電阻。完整的開漏電路應該由開漏器件和開漏上拉電阻組成。
組成開漏形式的電路有以下幾個特點:
1. 利用外部電路的驅動能力,減少IC內部的驅動。當IC內部MOSFET導通時,驅動電流是從外部的VCC流經R pull-up ,MOSFET到GND。IC內部僅需很下的柵極驅動電流。如圖1。
2. 可以將多個開漏輸出的Pin,連接到一條線上。形成 「與邏輯」 關系。當PIN_A、PIN_B、PIN_C任意一個變低後,開漏線上的邏輯就為0了。這也是I2C,SMBus等匯流排判斷匯流排佔用狀態的原理。
3. 可以利用改變上拉電源的電壓,改變傳輸電平。 IC的邏輯電平由電源Vcc1決定,而輸出高電平則由Vcc2決定。這樣我們就可以用低電平邏輯控制輸出高電平邏輯了。
4. 開漏Pin不連接外部的上拉電阻,則只能輸出低電平(因此對於經典的51單片機的P0口而言,要想做輸入輸出功能必須加外部上拉電阻,否則無法輸出高電平邏輯)。
5. 標準的開漏腳一般只有輸出的能力。添加其它的判斷電路,才能具備雙向輸入、輸出的能力。
應用中需注意:
1. 開漏和開集的原理類似,在許多應用中我們利用開集電路代替開漏電路。例如,某輸入Pin要求由開漏電路驅動。則我們常見的驅動方式是利用一個三極體組成開集電路來驅動它,即方便又節省成本。
2. 上拉電阻R pull-up的 阻值 決定了 邏輯電平轉換的沿的速度 。阻值越大,速度越低功耗越小。反之亦然。
Push-Pull輸出就是一般所說的推挽輸出,在CMOS電路裡面應該較CMOS輸出更合適,應為在CMOS裡面的push-pull輸出能力不可能做得雙極那麼大。輸出能力看IC內部輸出極N管P管的面積。和開漏輸出相比,push-pull的高低電平由IC的電源低定,不能簡單的做邏輯操作等。push-pull是現在CMOS電路裡面用得最多的輸出級設計方式。
51單片機的I/O口是開漏輸出,驅動能力較弱,所以一般都要加上拉電阻去驅動下一級電路,而AVR,STM8S系列的都是真正的雙向I/O口,推挽輸出,電流可達20mA左右。
㈣ 什麼是開漏極單片機,最好有個比喻!
開漏極就是漏極開路啦,漏極開路是驅動電路的輸出三極體的集電極開路,可以通過外接的上拉電阻提高驅動能力。51單片機的P0口就是漏極開路的。
這種輸出用的是一個場效應三極體或金屬氧化物管(MOS),這個管子的柵極和輸出連接,源極接公共端,漏極懸空(開路)什麼也沒有接,因此使用時需要接一個適當阻值的電阻到電源,才能使這個管子正常工作,這個電阻就叫上拉電阻。
漏極開路輸出,一般情況下都需要外接上拉電阻,以使電路輸出呈現三態之高阻態,例如,在有些晶元的引腳就定義為漏極開路輸出;還有一些帶漏極開路輸出的反向器等都需要外接上拉電阻才能正常工作。
對於漏極開路(OD)輸出,跟集電極開路輸出是十分類似的。將上面的三極體換成場效應管即可。這樣集電極就變成了漏極,OC就變成了OD,原理分析是一樣的。
㈤ 真正的開漏輸出,開漏輸出的電路是怎麼樣有誰提供
就是漏極開路,根據管型不同用的時候需上拉或下拉
㈥ 漏電開關工作原理電路圖解
漏電保護器是當其下游電路發生漏電時,漏電流超過設定值起跳保護的裝置,原理就是通過零序互感器監測漏電流,當漏電流達到起跳值時,脫扣繼電器動作,開關跳閘。
㈦ 開漏極輸出,柵極要接上拉電阻為什麼呢,什麼是開漏極輸出一般應用在哪些場合
不一定非要上拉,要看你前面的驅動形式,有時還需下拉;
開漏極輸出就是輸出管的漏極直接連接到外部引腳上,內部不再與其他電路連接(有的可能有保護二極體);
根據原理很多場合都可使用,如驅動繼電器,外部連接負載電阻時也可實現電壓輸出。
㈧ 簡要說明開關輸入電路中的上拉電阻在埠起到什麼作用
上拉電阻:
(1)增加高電平的帶載能力。(2)保證埠靜態是高電平 。
下拉電阻:
(1)保證埠靜態是低電平。(2)降低埠的阻抗,減少雜訊干擾。
不同性質的電路,電阻值不同,如 TTL 與 CMOS 。查看晶元數據表有說明。
電路設計中,上拉就是將不確定的信號通過一個電阻嵌位在高電平,電阻同時起限流作用,下拉同理. 2:上拉是對器件注入電流,下拉是輸出電流,弱強只是上拉電阻的阻值不同,沒有什麼嚴格區分,對於非集電極(或漏極)開路輸出型電路(如普通門電路)提升電流和電壓的能力是有限的,上拉電阻的功能主要是為集電極開路輸出型電路輸出電流通道。
拉就是將不確定的信號通過一個電阻嵌位在高電平!電阻同時起限流作用!上拉電阻的功能主要是為集電極開路輸出型電路輸出電流通道。上下拉電阻: 1、當TTL電路驅動COMS電路時,如果TTL電路輸出的高電平低於COMS電路的最低高電平(一般為3.5V), 這時就需要在TTL的輸出端接上拉電阻,以提高輸出高電平的值。 2、OC門電路必須加上拉電阻,以提高輸出的高電平值。 3、為加大輸出引腳的驅動能力,有的單片機管腳上也常使用上拉電阻。 4、在CMOS晶元上,為了防止靜電造成損壞,不用的管腳不能懸空,一般接上拉電阻產生降低輸入阻抗, 提供泄荷通路。 5、晶元的管腳加上拉電阻來提高輸出電平,從而提高晶元輸入信號的雜訊容限增強抗干擾能力。 6、提高匯流排的抗電磁干擾能力。管腳懸空就比較容易接受外界的電磁干擾。 7、長線傳輸中電阻不匹配容易引起反射波干擾,加上下拉電阻是電阻匹配,有效的抑制反射波干擾。 上拉電阻:就是從電源高電平引出的電阻接到輸出 1,如果電平用OC(集電極開路,TTL)或OD(漏極開路,COMS)輸出,那麼不用上拉電阻是不能工作的, 這個很容易理解,管子沒有電源就不能輸出高電平了。
㈨ 漏極開路門電路線於原理是什麼
「線與」邏輯是因為多個邏輯門的輸出三極體(場效應管、二極體),共用一個上拉電阻,只要一個邏輯門輸出低電平,即集電極(漏極)開路輸出的管子導通,就把上拉電阻接地,輸出低電平;只有全部輸出管截止,輸出端被上拉電阻置為高電平,這就是與邏輯的運算結果。
㈩ 開漏和推挽到底啥區別
開漏和推挽區別如下;
推挽輸出:可以輸出高,低電平,連接數字器件;
開漏輸出:輸出端相當於三極體的集電極. 要得到高電平狀態需要上拉電阻才行. 適合於做電流型的驅動,其吸收電流的能力相對強(一般20ma以內)。
推挽結構一般是指兩個三極體分別受兩互補信號的控制,總是在一個三極體導通的時候另一個截止。
開漏電路概念中提到的「漏」就是指MOS FET的漏極。同理,開集電路中的「集」就是指三極體的集電極。開漏電路就是指以MOS FET的漏極為輸出的電路。一般的用法是會在漏極外部的電路添加上拉電阻。完整的開漏電路應該由開漏器件和開漏上拉電阻組成。如圖1所示:
推挽這是一個輸出電路,按功放輸出級放大元件的數量,可以分為單端放大器和推挽放大器。單端放大器的輸出級由一隻放大元件(或多隻元件但並聯成一組)完成對信號正負兩個半周的放大。單端放大機器只能採取甲類工作狀態。