㈠ 急求用74ls161和00晶元設計的十進制計數器電路圖(標好管腳的)!!!!!!!明天考試,急需!!!!
74161的引腳它標注的和書上的不同,但是是一樣的,ENP,ENT就是書上的計數使能端CEP、CET,CLK就是時鍾端CP,MR為清零端CR,RCO為進位端TC。
LOAD為置數端。採用的是反饋清零法,十進制0000(十進制數0)到1001(十進制數9)的0~9的計數器。Q0和Q1端引出接了一個兩輸入與非門。
電路圖的電線交叉符號。絕緣交叉導線的CAD符號與舊絕緣交叉導線的非CAD符號相同。為避免混淆,建議在非CAD電路圖中使用絕緣線的「跳」(半圓形)符號(與使用CAD風格的符號進行無連接相反),以避免與原始的,舊的樣式符號,這意味著完全相反。
在CAD和非CAD電路圖中,用於4路電線連接的最新推薦樣式是將連接電線錯開成T形接點。
㈡ 用74161怎樣設計一個十進制計數器電路
十進制數轉換為二進制數時,由於整數和小數的轉換方法不同,所以先將十進制數的整數部分和小數部分分別轉換後,再加以合並。RCO =ET•QA•QB•QC•QD是進位輸出端。
十進制整數轉換為二進制整數 十進制整數轉換為二進制整數採用"除2取余,逆序排列"法。具體做法是:
用2去除十進制整數,可以得到一個商和余數;再用2去除商,又會得到一個商和余數,如此進行,直到商為零時為止,然後把先得到的余數作為二進制數的低位有效位,後得到的余數作為二進制數的高位有效位,依次排列起來。
(2)十進制計數器電路圖擴展閱讀:
所周知,計算機內部使用二進製表示數,二進制與十進制的轉換是比較復雜的。比如要讓計算機計算50+50,那麼首先要把十進制的50轉換成二進制的「50」——110010,這個過程要做多次除法,而計算機對於除法的計算是最慢的。
把十進制的50轉換成二進制的110010還不算完,計算出結果1100100之後還要再轉換成十進制數100,這是一個做乘法的過程,對計算機來說雖然比除法簡單,但計算速度也不快。本來一步完成的事,卻白白浪費了好多步驟,究其原因,就是人們使用的十進制不適應現代化信息設備,不是最佳信息計數法。
㈢ 十進制計數器電路圖
就在上學期的考試也忘了。 。 。路過。與HDL這么搞模塊count4(CLK,復位,合作);輸入時鍾版,復位;輸出合作;第[1:0]計數權;總是@(posedge時鍾或negedge復位),如果(重置)計數:LT; = 0;否則,如果(計數== 3)計數:LT; = 0;其他數< =計數+ 1;分配CO =(計數== 3); endmole
㈣ 5、試用74LS161構成十進制計數器,要求畫出線路圖,並有簡單的過程說明。
蠻簡單的,圖不知道有沒有上傳成功。CT即EP,ET都是計數時能端,都接高電平。CP為計數輸入端。LD為預置使能端,這里不用,置高電平。QA,QB,QC.QD為輸出端。十進制即為從0-9九種狀態。RD是非同步清零端,就是任何時候當RD為0時,QA,QB.QC.QD回到0重新開始計數。故讓計數到10的時候,QD,QC,QB,QA為1010時,讓RD為0,於是用一個與非門。當到1010時,經與非門後送到RD,清零。重新開始計數。
㈤ 將74LS90接成一位8421BCD碼十進制計數器,畫出電路原理圖
十進制356=二進制101100100。
把74LS90做成10進制計數,用3片74LS90採用級連方式,最後一片的Q1--Q3不用,當計數的結果為101100100時,用這個數使一個門電路輸出為1,再將這個1輸到所有74LS90的R01,R02清零。
用兩片90晶元,都連成8421碼(cp接cp0 q0接cp1)。
用35清零就行,90是非同步清零的,剛好0-34,一共35個狀態。
90是非同步清零的,用10清零就行0-9剛好10個狀態,具體接法cp接cp0、q0接cp1、q3和q1分別接r1和r2。
(5)十進制計數器電路圖擴展閱讀:
電氣系統圖主要有電氣原理圖、電器布置圖、電氣安裝接線圖等,繪圖軟體有電氣CAD、protel99、Cadence等。
因此,電氣原理圖是電氣系統圖的一種。是根據控制線圖工作原理繪制的,具有結構簡單,層次分明。主要用於研究和分析電路工作原理。
電氣布置安裝圖主要用來表明各種電氣設備在機械設備上和電氣控制櫃中的實際安裝位置。為機械電氣在控制設備的製造、安裝、維護、維修提供必要的資料。
電氣安裝接線圖是為了進行裝置、設備或成套裝置的布線提供各個安裝接線圖項目之間電氣連接的詳細信息,包括連接關系,線纜種類和敷設線路。
㈥ 用74LS192構成十進制加法計數器
主要是用74LS283晶元和74LS86晶元通過撥碼開關來控制高低電平作為二進制的0和1,用普通led燈來展現高低電平狀態,高電平則燈亮,低電平則燈滅,通過2位的撥碼開關來實現加法器和減法器的轉換,經過兩組晶元後電流通過led,led燈亮,則表示為1,如果燈滅,則表示為0。
另外設計一個電源電路,將9v的交流電壓降到5v,再輸入到加法器、減法器電路,能夠實現8位的二進制相加或則相減,結果的范圍應該在00000000到111111110之間,八位二進制數換算成三位十進制數最大為255。
(6)十進制計數器電路圖擴展閱讀
設計原理圖時,在原理圖元器件的放置就要好好安排位置,以免太過雜亂,不好復查,同時,在選擇元器件的時候要注意所包含的封裝是否是插孔式,因為有的封裝是貼片式的,以免選錯,造成不必要的麻煩。
在做原理圖的時候有一些小技巧,如果像每樣相同的元器件很多,比如電阻,可以雙擊元器件然後摁TAB鍵,改變元器件名稱和序號,這樣就可以一次性得到相同型號的元器件,不用一個個點,做原理圖時元器件的型號要標好,方便自己檢查和焊元器件時pcb和原理圖進行對應,從原理圖庫中有差不多的元器件的時候可以觀察它們封裝的特點,看哪一個封裝比較適合自己,同時看封裝大小是否合適。
㈦ 數字電路問題 設計十進制計數器 急求
設計十進制計數器大概有以下幾種方法:
①用標準的數字集成電路家族來搭建十進制計數器。常用的TTL數字電路家族為7400系列。常用的CMOS數字電路家族為CD4000系列。
②用基本的組合邏輯電路和觸發器來實現。利用數字設計中的狀態圖/卡諾圖等綜合工具從底層門電路來搭建。
③用硬體設計語言來實現。常見的數字設計語言為VHDL和Verilog
其中最快速有效的方法為利用現有的集成電路來搭建。最常見的計數器數字集成晶元為74LS160和74LS161。本例中就選用常見的74LS161-4位二進制計數器來搭建10進制計數器。並用Multisim模擬軟體來驗證設計的實際效果。
74LS161的管腳示意圖如下:
為了驗證設計的實際效果。這里用視頻演示的方法,展示模擬的操作細節和LED計數的輸出效果:
http://v.youku.com/v_show/id_XMjY1ODczODQyOA==.html
㈧ 十進制計數器電路圖,求圖
十進制計數器:按十進制數運算規律進行計數的電路稱作十進制計數器。
完成邏輯功能的電路稱為邏輯電路,它可以分為兩大類:組合邏輯電路和時序邏輯電路。
組合邏輯電路的特點是沒有記憶,當前的輸出只與當前的輸入有關,與以前的歷史無關。
分析:根據給定的邏輯電路圖,歸納出該邏輯電路的邏輯功能。
組合邏輯電路的分析通常採用代數法,一般按照以下步驟進行:
(1) 根據給定組合邏輯電路的邏輯圖,從輸入端開始,逐級推導出輸出端的邏輯函數表達式;
(2) 由輸出函數表達式,列出它的真值表;
(3) 從邏輯函數表達式或真值表,概括出給定組合邏輯電路的邏輯功能。
㈨ 用置數法設計十進制計數器的邏輯電路圖
同步置數法,當記到10的時候(1010),用個或門,與非門得到低電平給非同步置數端置1從新計數.
㈩ 什麼是十進制計數器 邏輯電路圖是什麼樣子的
十進制計數器:按十進制數運算規律進行計數的電路稱作十進制計數器。
完成邏輯功能的電路稱為邏輯電路,它可以分為兩大類:組合邏輯電路和時序邏輯電路。
組合邏輯電路的特點是沒有記憶,當前的輸出只與當前的輸入有關,與以前的歷史無關。
分析:根據給定的邏輯電路圖,歸納出該邏輯電路的邏輯功能。
組合邏輯電路的分析通常採用代數法,一般按照以下步驟進行:
(1) 根據給定組合邏輯電路的邏輯圖,從輸入端開始,逐級推導出輸出端的邏輯函數表達式;
(2) 由輸出函數表達式,列出它的真值表;
(3) 從邏輯函數表達式或真值表,概括出給定組合邏輯電路的邏輯功能。