㈠ 七段顯示器和七段解碼器的連接電路是怎樣的啊
就流行的七段共陽LED顯示器來說,顯示器公共端接5V電源,各段經1k限流電阻接七段解碼器的輸出端。附圖是七段共陽LED顯示器與74LS47型顯示解碼器的兩種連接電路。
因為計算機輸出的是BCD碼,要想在數碼管上顯示十進制數,就必須先把BCD碼轉換成7段字型數碼管所要求的代碼。
把能夠將計算機輸出的BCD碼換成7段字型代碼,並使數碼管顯示出十進制數的電路稱為「七段字型解碼器」。
(1)解碼電路的擴展閱讀:
(a)是共陽極接法,它是將七個發光二極體的陽極連在一起作公共端,使用時要接高電平。發光二極體的陰極經過限流電阻接到輸出低電平有效的七段解碼器相應的輸出端。
(b)所示是共陰極接法,它是將七個發光二極體的陰極連在一起作公共端,使用時要接低電平。發光二極體的陽極經過限流電阻接到輸出高電平有效的七段解碼器相應的輸出端。改變限流電阻的阻值,可改變發光二極體電流的大小,從而控制顯示器的發光亮度。
㈡ 2-4解碼器 電路圖如何設計
列出真值表,根據表值構造邏輯電路即可。
一個2輸入的解碼器,但由於其主要使用了與非門構成的,其每個輸出對應於一個最小項的非。在這電路中,當輸入BA的取會為10時,其輸出F2不再為1,而是輸出為0,其餘的輸出為1。
解碼器電路看作輸出低電平有效(即當輸入變數對應於十進制i時,其對應的第i個輸出端為低電平,其餘為高電平)。而前面的解碼器當然就是高電平有效了。
(2)解碼電路的擴展閱讀:
2-4解碼器功能:
輸入為 A,B,輸出為 Yi,EI 是使能端;
就是與兩位二進制數 A、B,共有四種狀態,並分別對應輸出為 Y0、Y1、Y2、Y3;
有邏輯關系為:
Y0 = (A' B')';Y1 = (A' B)';Y2 = (A B')';Y3 = (A B)';
㈢ 什麼是解碼電路
一種將二進制數據轉換為被二進制編碼的十進制數據的解碼電路,包括:第一移位寄存器,用於從LSD起4位4位地最後儲存解碼的被二進制編碼的十進制數據,該第一移位寄存器具有4位×N級(其中N是任意正整數),並由第一時鍾信號進行移位控制;第二移位寄存器,用於從MSD起4位4位地儲存要解碼的二進制數據,該第二移位寄存器具有4位×M級(其中M是任意正整數),並由第二時鍾信號進行移位控制,其控制方式是:對於第一移位寄存器中的每N級,在第二移位寄存器中移位一級;運算/邏輯裝置,用於周期性地進行解碼,其方式是:將從要解碼的二進制數據的MSD起順序選出的每個4位數據乘以16,並將其結果加到後面的4位數據上,從而輸出解碼的被二進制編碼的十進制數據,所述的解碼包括:(a)第一過程,將從第一移位寄存器的每個4位數據乘4,並進行十進制校正和進位處理,在第一時鍾信號的每一周期的前半周期輸出中間結果;(b)第二過程,將所述每個中間結果乘4,並進行十進制校正和進位處理,將結果加到從第二移位寄存器來的4位數據上,以在第一時鍾信號的每一周期的後半周期輸出要儲存在第一移位寄存器中的解碼的被二進制編碼的十進制數據;以及緩存器,用於暫時儲存從運算/邏輯裝置輸出的每一個中間結果。
㈣ 解碼器是什麼電路他的特點是什麼
解碼器是電子技術中的一種多輸入多輸出的組合邏輯電路,負責將二進制代碼翻譯為特定的對象(如邏輯電平等),功能與編碼器相反。解碼器一般分為通用解碼器和數字顯示解碼器兩大類。
數字電路中,解碼器(如n線-2n線BCD解碼器)可以擔任多輸入多輸出邏輯門的角色,能將已編碼的輸入轉換成已編碼的輸出,這里輸入和輸出的編碼是不同的。
輸入使能信號必須接在解碼器上使其正常工作,否則輸出將會是一個無效的碼字。解碼在多路復用、七段數碼管和內存地址解碼等應用中是必要的。
原理
解碼器可以由與門或與非門來負責輸出。若使用與門,當所有的輸入均為高電平時,輸出才為高電平,這樣的輸出稱為「高電平有效」的輸出;若使用與非門,則當所有的輸入均為高電平時,輸出才為低電平,這樣的輸出稱為「低電平有效」的輸出。
更復雜的解碼器是n線-2n線類型的二進制解碼器。這類解碼器是一種組合邏輯電路,能從已編碼的n個輸入,將二進制信息轉換為2n個獨特的輸出中最大個數的輸出。我們說2n個輸出的最大個數,是因為當n位已編碼信息中有未使用的位組合時,解碼器可能會有少於2n個輸出。
解碼器包括2線-4線解碼器、3線-8線解碼器或4線-16線解碼器。在有使能信號輸入的情況下,2個2線-4線解碼器可以組成1個3線-8線解碼器,同樣,2個3線-8線解碼器可以組成1個4線-16線解碼器。
在這類電路設計中,2個3線-8線解碼器的使能輸入都來自於第四個輸入端,這一輸入在2個3線-8線解碼器間起到了選擇器的作用t。這使得第四個輸入端可以使2個解碼器中的任何一個工作,其中第一個解碼器產生輸出D(0)至D(7),第二個解碼器產生輸出D(8)至D(15)。
包含使能輸入的解碼器又稱解碼器-多路分配器。因此,將第四個輸入端作為2個解碼器共享的輸出就能組成1個4線-16線解碼器,能產生16個輸出。
(4)解碼電路的擴展閱讀:
分類
解碼器的種類很多,但它們的工作原理和分析設計方法大同小異,其中二進制解碼器、二-十進制解碼器和顯示解碼器是三種最典型,使用十分廣泛的解碼電路。
二進制碼解碼器,也稱最小項解碼器,N中取一解碼器,最小項解碼器一般是將二進制碼譯為十進制碼。
代碼轉換解碼器,是從一種編碼轉換為另一種編碼。
顯示解碼器,一般是將一種編碼譯成十進制碼或特定的編碼,並通過顯示器件將解碼器的狀態顯示出來。
㈤ 解碼器的工作原理
工作原理
解碼器是一種具有「翻譯」功能的邏輯電路,這種電路能將輸入二進制代碼的各種狀態,按照其原意翻譯成對應的輸出信號。有一些解碼器設有一個和多個使能控制輸入端,又成為片選端,用來控制允許解碼或禁止解碼。
在圖1中,74138是一種3線—8線解碼器 ,三個輸入端CBA共有8種狀態組合(000—111),可譯出8個輸出信號Y0—Y7。這種解碼器設有三個使能輸入端,當G2A與G2B均為0,且G1為1時,解碼器處於工作狀態,輸出低電平。當解碼器被禁止時,輸出高電平。
圖2時檢測74ls138解碼器時間波形的電路,使用的虛擬儀器為數字信號發生器和邏輯分析儀。數字信號發生器在一個周期內按順序送出兩組000—111的方波信號。
圖3表明如何將兩片3線—8線解碼器連接成4線—16線解碼器。其中第二片74138的使能端G1和第一片的使能端G2A接成D輸入端。當D=0時,第一片74138工作,對0000—0111的輸入信號進行解碼輸出。當D=1時,第二片74138工作,對1000—1111的輸入信號進行解碼輸出。
在圖4中 ,7442為二—十進制解碼器,具有4個輸入端和10個輸出端。輸入信號採用8421BCD碼,二進制數0000—1001與十進制數0—9對應。當輸入超過這個范圍是無效,10個輸出端均為高電平。7442電路沒有使能端,因此只要輸入在規定范圍內,就會有一個輸出端為低電平。
圖5位BCD—七段顯示解碼器電路,LED數碼管將顯示與BCD碼對應的十進制數0—9。因為顯示解碼器電路輸出高電平,所以應該採用共陰極LED數碼管。
編碼與解碼的過程剛好相反。通過編碼器可對一個有效輸入信號生成一組二進制代碼。有的編碼器設有使能端,用來控制允許編碼或禁止編碼。
優先編碼器的功能是允許同時在幾個輸入端有輸入信號,編碼器按輸入信號排定的優先順序,只對同時輸入的幾個信號中優先權最高的一個進行編碼。在圖6中,74147為BCD優先編碼器,輸入和輸出都是低電平有效。為了取得有效輸出高電平,可在每個輸出端連接一個反相器。7417隻有1—9各輸入端,0輸入端不接入電路。這是因為7417約定,當無有效輸入時,輸出0的BCD代碼0000。
圖7是一個檢測優先編碼/解碼功能的邏輯電路,對每一個接地的邏輯開關,數碼管都會顯示一個相應的十進制數。在輸入端的8個邏輯開關中,代號為[7]的優先順序別最高,代號為[0]的優先順序別最低。
㈥ 簡易編解碼電路怎麼實現編碼和解碼的
編碼和解碼電路需要數字邏輯運算,常見的邏輯運算是:與門、或門、非門,只要你設計好輸入和輸出,解碼和編碼就可以用邏輯運算實現,