Ⅰ TTL是什麼門電路啊
TTL(邏輯門電路)指邏輯門電路。在數字電路中,所謂「門」就是只能實現基本邏輯關系的電路。最基本的邏輯關系是與、或、非,最基本的邏輯門是與門、或門和非門。
晶體管-晶體管邏輯(英語:Transistor-TransistorLogic,縮寫為TTL)市面上較為常見且應用廣泛的一種邏輯門數字集成電路,由電阻器和晶體管而組成。
TTL門:即生存時間。一條域名解析記錄在DNS伺服器中的存留時間。TTL是TimeToLive的縮寫,該欄位指定IP包被路由器丟棄之前允許通過的最大網段數量。TTL是IPv4包頭的一個8bit欄位。
TTL信號是數字信號.CMOS傳輸門(TransmissionGate)是一種既可以傳送數字信號又可以傳輸模擬信號的可控開關電路。按照集成度的高低,將集成電路分為小規模集成電路、中規模集成電路、大規模集成電路、超大規模集成電路。
隨便找個講數字電路的書,都有的啊簡單的講,就是5~6個三級管,在一起共基極連接。
晶體管-晶體管邏輯電路(transistor-transistorlogic)。集成電路輸入級和輸出級全採用晶體管組成的單元門電路。簡稱TTL電路。它是將二極體-晶體管邏輯電路(DTL)中的二極體,改為使用多發射極晶體管而構成。
TTL電路。如果是TTL驅動CMOS,要考慮電平的介面。TTL可直接驅動74HCT型的CMOS,其餘必須考慮邏輯電平的轉換問題。如果是CMOS驅動TTL,要考慮驅動電流不能太低。
選用四二輸入與非門74LS00一隻,插入麵包板,輸入接任一電平開關,實驗電路自擬。用示波器觀察S對輸出脈沖的控製作用。五.實驗報告1.按各步驟要求填表並畫邏輯圖。
邏輯門可以用電阻、電容、二極體、三極體等分立原件構成,成為分立元件門。也可以將門電路的所有器件及連接導線製作在同一塊半導體基片上,構成集成邏輯門電路用以實現基本邏輯運算和復合邏輯運算的單元電路稱為門電路。
常規門電路,輸出依輸入出0或1。OC門電路,原理為:集電極開路,使用時要外接上拉電阻,可用於線與。三態門電路,原理為:設有選中控制端端,沒被選中的話輸出高阻態,相當於未接入線路,用於匯流排數據傳送。
首先,找一個門電路的集成晶元,比如CD4093,與非門晶元。用5V電壓供電,5V代表1--高電平;GND代表0--低電平。
可見,門電路的開關速度可得到改善。BiCMOS門電路根據前述的CMOS門電路的結構和工作原理,同樣可以用BiCMOS技術實現或非門和與非門。如果要實現或非邏輯關系,輸入信號用來驅動並聯的N溝道MOSFET,而P溝道MOSFET則彼此串聯。
邏輯門是在集成電路(也稱:集成電路)上的基本組件。邏輯功能:高、低電平可以分別代表邏輯上的「真」與「假」或二進制當中的1和0,從而實現邏輯運算。
做門電路實驗時電源就是它的輸入信號,接為高電平、接-為低電平,懸空一般視為高電平。
首先,找一個門電路的集成晶元,比如CD4093,與非門晶元。用5V電壓供電,5V代表1--高電平;GND代表0--低電平。
靜態測試是檢查設計是否正確,接線是否無誤的重要一步。在靜態測試基礎上,按設計要求在輸入端加脈沖信號,觀察輸出端波形是否符合設計要求,這是動態測試。有些數字電路只需進行靜態測試即可,有些數字電路則必須進行動態測試。
根據表達式可以得知其工作原理:先對A和B輸入變數進行與運算得到結果x,再將得到的結果x進行取反,最終結果為x的反變數,得到輸出結果Y。
數字電子技術實驗實驗一基本邏輯門電路實驗基本邏輯門電路性能(參數)測試(一)實驗目的掌握TTL與非門、與或非門和異或門輸入與輸出之間的邏輯關系。熟悉TTL中、小規模集成電路的外型、管腳和使用方法。
門電路的邏輯功能和參數測試掌握TTL器件的使用規則。掌握TTL集成與非門的邏輯功能。
1、「與」在邏輯運算中表示乘法。與非門的邏輯功能就是當輸入端全是「1」時,輸出為「0」。只要輸入有一個是「0」,輸出就為「1」。
2、與非門的邏輯功能是與門和非門的疊加,有多個輸入和一個輸出。與非門是與門和非門的結合,先進行與運算,再進行非運算。與非運算輸入要求有兩個,如果輸入都用0和1表示的話,那麼與運算的結果就是這兩個數的乘積。
3、CMOS與非門電路多餘輸入端的處理與非門電路的邏輯功能是輸入信號只要有低電平.輸出信號就是高電平.只有當輸入信號全部為高電平時.輸出信號才是低電平。
Ⅱ 鏁板瓧閫昏緫鐢佃礬甯哥敤鐨勪笁縐嶅熀鏈闂ㄧ數璺鏄浠涔堬紵
涓庨棬錛圓ND gate錛夈佹垨闂錛圤R gate錛夊拰闈為棬錛圢OT gate錛夋槸鏁板瓧閫昏緫鐢佃礬涓鐨勪笁縐嶅熀鏈闂ㄧ數璺錛屽畠浠鐢ㄤ簬瀹炵幇涓嶅悓鐨勯昏緫鍔熻兘銆
1銆佷笌闂錛圓ND gate錛錛
涓庨棬鏄涓涓鏈変袱涓鎴栨洿澶氳緭鍏ョ鍜屼竴涓杈撳嚭絝鐨勯昏緫闂ㄧ數璺銆傚畠鐨勮緭鍑轟俊鍙峰彧鏈夊湪鎵鏈夎緭鍏ヤ俊鍙峰悓鏃朵負楂橈紙1錛夋椂鎵嶈緭鍑洪珮錛1錛夛紝鍚﹀垯杈撳嚭浣庯紙0錛夈備笌闂ㄥ彲浠ョ敤閫昏緫絎﹀彿 "鈭" 琛ㄧず銆
閫昏緫鍔熻兘錛氬綋涓斾粎褰撴墍鏈夎緭鍏ヤ俊鍙烽兘涓洪珮鏃訛紝杈撳嚭淇″彿涓洪珮銆傚惁鍒欙紝杈撳嚭淇″彿涓轟綆銆
2銆佹垨闂錛圤R gate錛夛細鎴栭棬鏄涓涓鏈変袱涓鎴栨洿澶氳緭鍏ョ鍜屼竴涓杈撳嚭絝鐨勯昏緫闂ㄧ數璺銆傚畠鐨勮緭鍑轟俊鍙峰彧瑕佹湁涓涓鎴栧氫釜杈撳叆淇″彿涓洪珮錛1錛夛紝灝辮緭鍑洪珮錛1錛夛紝鍚﹀垯杈撳嚭浣庯紙0錛夈傛垨闂ㄥ彲浠ョ敤閫昏緫絎﹀彿 "鈭" 琛ㄧず銆
閫昏緫鍔熻兘錛氬綋鑷沖皯鏈変竴涓杈撳叆淇″彿涓洪珮鏃訛紝杈撳嚭淇″彿涓洪珮銆傚彧鏈夊綋鎵鏈夎緭鍏ヤ俊鍙烽兘涓轟綆鏃訛紝杈撳嚭淇″彿鎵嶄負浣庛
3銆侀潪闂錛圢OT gate錛夛細闈為棬鏄涓涓鍙鏈変竴涓杈撳叆絝鍜屼竴涓杈撳嚭絝鐨勯昏緫闂ㄧ數璺銆傚畠鐨勮緭鍑轟俊鍙鋒槸杈撳叆淇″彿鐨勯嗭紝鍗沖綋杈撳叆淇″彿涓洪珮錛1錛夋椂錛岃緭鍑轟負浣庯紙0錛夛紝褰撹緭鍏ヤ俊鍙蜂負浣庯紙0錛夋椂錛岃緭鍑轟負楂橈紙1錛夈傞潪闂ㄥ彲浠ョ敤閫昏緫絎﹀彿 "¬" 鎴 "!" 琛ㄧず銆
閫昏緫鍔熻兘錛氳緭鍑轟俊鍙蜂笌杈撳叆淇″彿鐩稿弽銆
榪欎簺鍩烘湰鐨勯昏緫闂ㄧ數璺鏄鏁板瓧閫昏緫鐢佃礬鐨勫熀鐭籌紝鍙浠ラ氳繃瀹冧滑鐨勭粍鍚堟潵鏋勫緩鏇村嶆潅鐨勯昏緫鐢佃礬鍜屾暟瀛楃郴緇熴
Ⅲ 常用的基本門電路是哪幾個 其功能是
常用的門電路在邏輯功能上有與門、或門、非門、與非門、或非門、與或非門、異或門等幾種。
1、與門:實現邏輯「乘」運算的電路,有兩個以上輸入端,一個輸出端(一般電路都只有一個輸出端,ECL電路則有二個輸出端)。只有當所有輸入端都是高電平(邏輯「1」)時,該電路輸出才是高電平(邏輯「1」),否則輸出為低電平(邏輯「0」)。
2、或門
實現邏輯加的電路,又稱邏輯和電路,簡稱或門。此電路有兩個以上輸入端,一個輸出端。只要有一個或幾個輸入端是 「1」,或門的輸出即為 「1」。而只有所有輸入端為 「0」時,輸出才為 「0」。
3、非門
實現邏輯代數非的功能,即輸出始終和輸入保持相反。
4、與非門
若當輸入均為高電平1,則輸出為低電平0;若輸入中至少有一個為低電平0,則輸出為高電圓答平1。與非門可以看作是與門和非門的疊加。
5、或非門
具有多端輸入和單端輸出的門電路。當任一輸入端(或多端)為高電平(邏輯「1」)時,輸出就是低電平(邏輯「0」);只有當所有輸入稿腔碧端都是低電平(邏輯「0」)時,輸出才是高電平(邏輯「1」)。
(3)邏輯電路門擴展閱讀
門電路輸出端的電路結構有三種型式:有源負載推拉式(或互補式)輸出、集電極(或漏極)開路輸出和三態輸出。
推拉式輸出的門電路一般用於完成邏輯運算。集電極開路的門電路(OC門)在實現一定邏輯功能的同時,還能實現電平變換或驅動較高電壓、較大電流的負載:可以把兩個門的輸出端直接並聯,實現邏輯與的功能(稱「線與」聯接)。三態輸出門廣泛應用於和系統匯流排的聯接以及實現信號雙向傳輸等方面。鍵舉
Ⅳ 什麼是與門、或門、非門和異或門
1、與門
與門又稱「與電路」、邏輯「積」、邏輯「與」電路。是執行「與」運算的基本邏輯門電路。與門有多個輸入端,一個輸出端。當所有的輸入同時為高電平(邏輯1)時,輸出才為高電平,否則輸出為低電平(邏輯0)。
2、或門
或門又稱或電路、邏輯和電路。如果幾個條件中,只要有一個條件得到滿足,某事件就會發生,這種關系叫做「或」邏輯關系。具有「或」邏輯關系的電路叫做或門。
或門有多個輸入端,一個輸出端,只要輸入中有一個為高電平時(邏輯「1」),輸出就為高電平(邏輯「1」);只有當所有的輸入全為低電平(邏輯「0」)時,輸出才為低電平(邏輯「0」)。
3、非門
非門又稱非電路、反相器、倒相器、邏輯否定電路,簡稱非門,是邏輯電路的基本單元。非門有一個輸入和一個輸出端。當其輸入端為高電平(邏輯1)時輸出端為低電平(邏輯0),當其輸入端為低電平時輸出端為高電平。
輸入端和輸出端的電平狀態總是反相的。非門的邏輯功能相當於邏輯代數中的非,電路功能相當於反相,這種運算也稱非運算。
4、異或門
異或門是數字邏輯中實現邏輯異或的邏輯門。有多個輸入端、一個輸出端,多輸入異或門可由兩輸入異或門構成。若兩個輸入的電平相異,則輸出為高電平1;若兩個輸入的電平相同,則輸出為低電平0。即如果兩個輸入不同,則異或門輸出高電平1。
(4)邏輯電路門擴展閱讀:
與門、或門、非門和異或門都屬於門電路,常用的門電路在邏輯功能上還有與非門、或非門、與或非門。
門電路可以有一個或多個輸入端,但只有一個輸出端。門電路的各輸入端所加的脈沖信號只有滿足一定的條件時,「門」才打開,即才有脈沖信號輸出。從邏輯學上講,輸入端滿足一定的條件是「原因」,有信號輸出是「結果」,門電路的作用是實現某種因果關系──邏輯關系。