❶ 電子鬧鍾的發聲原理
齒輪轉到了定時時間後支撐齒輪的突出部分滑入另一齒輪的孔中,這一下落使接點接通了電路。從走時震盪電路輸出音頻經一個三極體功放推動蜂鳴器發聲。可手動開關停止發聲,隨著齒輪的轉動,落下的齒輪又會慢慢地被抬起,接點斷開而停止發聲
❷ 跪求數字電子鍾邏輯電路設計
數字電子鍾邏輯電路設計
一、實驗目的:
1、掌握數字鍾的設計方法;
2、熟悉集成電路的使用方法。
二、設計任務和要求:
1、設計一個有「時」,「分」,「秒」(23小時59分59秒)顯示且有校時功能的電子鍾;
2、用中小規模集成電路組成電子鍾;
3、畫出框圖和邏輯電路圖,寫出設計報告;
4、選做:①鬧鍾系統。②整點報時。③日歷系統。
三、方案選擇和論證:
1.分秒功能的實現:用兩片74290組成60進制遞增計數器
2.時功能的實現:用兩片74290組成24進制遞增計數器
3.定點報時:當分秒同時出現為0時,燈亮。
4.日歷系統:月跟日分別用2片74192實現,月份就接成12進制,日則接成31進制,星期由1片74192組成7進制,從星期一至星期天。
四、方案的設計:
1、可調時鍾模塊:
秒、分、時分別為60、60和24進制計數器。用兩片74LS290做一個二十四進制,輸入計數脈沖CP加在CLKA』端,把QA與與CPLB』從外部連接起來,電路將對CP按照8421BCD碼進行非同步加法計數。通過反饋端,控制清零端清零,其中個位接成二進制形式,十位接成四進制形式。其電路圖如下:
同理利用兩片74290組成的六十進制計數器,如下圖所示
將兩個六十進制的加法計數器和一個二十四進制的加法計數器進行級聯:將秒的十位進位脈沖接到分的個位輸入脈沖,將分的十位進位脈沖接到時的個位輸入脈沖,這樣就可以組成最基本的電路。
2.校時電路:
例如說時的校準,開關1上端接1HZ脈沖,下端接分的進位。當開關打到上端時電路進入校準功能,當開關打到下端時電路進入正常計時功能。其電路如總電路圖所示
3.整點報時:
分別用2個或非門接到分和秒的各輸出個節點處,再用一個與非門與報時燈鏈接,當輸出同時為零時,即整點時,報時燈就亮了,起到報時功能。本實驗使用LED發光(1s),其電路圖如下:
4.日歷系統:
月和日都用2片74192實現。月份功能則接成13進制,因為月份分日都是從1開始計起,所以要求從0001開始,到1101時,立刻清零,清零時應該切換到置數狀態,即將ABCD置1000,通過一個與非門鏈接到LOAD端置零,同時也將計數器置為0001的狀態。其電路圖如下所示
日功能74192三十一進制電路圖:
總電路圖:
四、電路調試:
調試這部分工作在EWB模擬軟體上進行。對於電路的調試應該分為幾個部分,分別對電路各個部分的功能都進行調試,之後,每連接一部分都要調試一次。
在實現日歷系統時,如月份需要顯示燈顯示1~31。一開始以為只把計數器鏈接成三十一進制即可,結果顯示燈只顯示0~30,沒有自己預期的結果。經過仔細思考,要把0去掉不顯示,從1開始顯示,而還要顯示31。經過查書,最後,知道開始需置數成0001狀態,到1000才清零,清零的同時回到置數0001狀態,通過多次鏈接、測試,終於實現了。
在實現校時功能過程中,由於之前想得太過復雜了,浪費了大量時間,最後,經過上網搜索,到圖書館查書,簡單的用了個開關連接到脈沖實現了。