A. 求一款晶元,24V輸入,5V輸出的低紋波LDO晶元,有電路圖更好,謝謝啦!
LDO一般用在低壓來差(輸入電壓與輸出電自壓高一點點)的環境,像這種24V輸入,5V輸出的話,效率會特別低,而有在的壓差會限制LDO的帶載能力,因為大的壓差會使LDO本身的功耗增大,電流就不能太大,不好用,如果非要這么用可以試試LM317,可以承受這么大的壓差
B. 設計電路時選用LDO器件要注意哪些參數
除了輸出電壓,還要注意以下幾個參數:
1、最大電流:器件最大支持的電流
2、℃/W 實際上就是晶元的封裝,計算一下工作時LDO兩端的壓降,乘以平均電流就是這個器件上消耗的功率,再通過℃/W指標計算出溫升是多少度,看看這個溫度是否在你的設計預期之內。LDO最大的缺點就是容易發熱,所以這個指標非常重要。
3、最小壓降,有的LDO可以做到100-600mV,這就很好;像7805之類的需要接近3V的壓降,你至少要給它輸入8V的電壓,這時的發熱量可不小,可靠性也不佳;
4、最高輸入電壓:一般都在 5.5V以上,也有15V、30V的,這個指標一般不會選錯。
5、靜態電流,也就是接地的那一端流經電流。像AMS1117之類能達到10mA,在一些應用中這可是耗電大戶。好的LDO一般在1mA左右甚至更低;
6、最小輸入電容、輸出電容:這個要看規格說明書。好的LDO可以不必用太大容量的電容,這意味者你可以不使用電解電容甚至鉭電容,用貼片0805或0603之類普通電容即可,有的甚至不需要電容。
7、最小輸出電流,有的LDO不能完全空載,後面得加一個電阻保持最低電流;
8、特殊功能,例如使能引腳(開關),ERROR引腳等;
9、其它參數,例如噪音、精度、ppm之類,這些指標一般都夠用,不必太在意。
C. 這個LDO電路,不是採用PNP管,而是採用NPN管,壓降等於多少呢
這個壓降是可調的,調多大怎麼能看出來?圖中也沒參數。調R2可以調節晶體管Q的壓降Uce,從而調節輸出電壓。
D. 求3.7V鋰電池通過LDO轉化成3.3V電路圖,不要就給個晶元名字,要電路圖。
我認為壓降太小,不好搞,是不是可以串接一個肖特基二極體其壓降大約0.3-0.4V,這樣也可以吧電壓降到3.3-3.4v
E. LDO內部電路分析--關於運算放大器
1:輸入電流的確變小,由於這是個負反饋的迴路。凈輸入電壓升高,意味著Vout比參考電專壓高,需屬要減小電源對輸出提供的能量。這就通過運放調整調(減小)PNP基極電流來控制減小輸出電流,以達到動態的平衡。
2:用PNP管的是要注意LDO含義,叫低壓差線性穩壓電源,強調輸入和輸出低壓差;如果如果採用NPN結構的話由於Vbe需要大於0.6,所以Vout最大值只能在Vdd-0.6一下。這不僅限制了輸出的電壓范圍,更降低了電路的效率(LDO的效率=vo/vin);而是用P管我們不需要擔心這個其輸出范圍為(Vdd-I*Rpnp);
3:串聯型穩壓電路屬於開關電源,即buck結構,其調整管處於開關狀態(LDO處於線性調整狀態),而且需要額外的電感、二極體;二者應用范圍不同;各有優缺點;
PS:如果樓主從事電路設計的話,請看看《A
Frequency
Compensation
Scheme
for
LDO
Voltage
Regulators
》,很好的paper
F. LDO內部電路分析--關於運算放大器
我來回答你吧。
這個電路的關鍵在於調整管狀態的分析,首先回答你第三個問題,
LDO也就是低壓差線性穩壓電源與串聯型穩壓電源最大的不同在於,調整管的工作狀態。
LDO中的調整管工作在飽和狀態,運放控制的是飽和程度的高低,而串聯型穩壓電源,調整管工作在放大狀態。這也就可以解釋,為什麼LDO的壓差能做得那麼小。很明顯,三極體處於放大狀態時,UCE至少要有1V以上,一般都是好幾V。而飽和狀態下,一般只有零點幾V。這也就是低壓差的根本原因。
再回答你的第一個問題,運放凈輸入增大,輸出自然增大。這樣就導致發射結UBE電壓減小,根據三極體輸入特性曲線,UBE下降,則IB自然減小。再看輸出特性曲線,IB減小後,在飽和區,IC也跟著大幅度下降,而整個電路的輸出電流就是由調整管的IC電流決定的。
之所以選用PNP管,也是跟狀態有關系,PNP 管子做開關更容易(單片機驅動輸出就經常這么做),只要運放輸出介於發射極、集電極電壓之間(確保發射結正偏,集電結正偏即可),而且由於需要變化的范圍小,比較容易控制調整管的飽和程度。用NPN做開關,陷入飽和狀態,理論上也可以,但是你自己看一下,此時它的飽和控制比較困難,一方面是運放輸出,另一方面是,UE的電壓(E剛好又在輸出端) ,兩者合成對UBE的控制,很困難。另外一點,從三極體的使用來看,三極體的集電極面積最大,最適合帶負載,所以一般電路用三極體驅動的話,負載都在集電極上,而用NPN管的話,負載是在發射極上。這就導致了一個後果,你仔細看看,LDO往往可以用比較小的三極體實現比較大的電流輸出,而NPN型電源,使用的管子很大,輸出卻很一般。相比之下,PNP型管的使用效率更高,成本也更低。
從這個問題看,其實你只要對三極體特性掌握好一些,就可以自行分析了。
G. ldo工作原理
壓差線性穩壓器(LDO)的基本電路如圖所示,該電路由串聯調整管VT、取樣電阻R1和R2、比較放版大器A組成。
取樣電壓權加在比較器A的同相輸入端,與加在反相輸入端的基準電壓Uref相比較,兩者的差值經放大器A放大後,控制串聯調整管的壓降,從而穩定輸出電壓。當輸出電壓Uout降低時,基準電壓與取樣電壓的差值增加,比較放大器輸出的驅動電流增加,串聯調整管壓降減小,從而使輸出電壓升高。相反,若輸出電壓Uout超過所需要的設定值,比較放大器輸出的前驅動電流減小,從而使輸出電壓降低。供電過程中,輸出電壓校正連續進行,調整時間只受比較放大器和輸出晶體管迴路反應速度的限制。
應當說明的是,實際的線性穩壓器還應當具有許多其它的功能,比如負載短路保護、過壓關斷、過熱關斷、反接保護等,而且串聯調整管也可以採用MOSFET。
H. 有一個板子上電源電路,絲印是A9Y93,一直不知道是哪家的晶元,也不確定是DCDC電路還是LDO
類似於三端穩壓模塊。
仔細看看晶元上的信息。
I. LDO到底是個穩壓器還是降壓電路
LDO是low dropout regulator,意為低壓差線性穩壓器,是相對於傳統的線性穩壓器來說的。傳統的線性穩壓器,如78xx系列的晶元都要求輸入電壓要比輸出電壓高出2v~3V以上,否則就不能正常工作。但是在一些情況下,這樣的條件顯然是太苛刻了,如5v轉3.3v,輸入與輸出的壓差只有1.7v,顯然是不滿足條件的。針對這種情況,才有了LDO類的電源轉換晶元。
LDO 是一種線性穩壓器。線性穩壓器使用在其線性區域內運行的晶體管或 FET,從應用的輸入電壓中減去超額的電壓,產生經過調節的輸出電壓。所謂壓降電壓,是指穩壓器將輸出電壓維持在其額定值上下 100mV 之內所需的輸入電壓與輸出電壓差額的最小值。正輸出電壓的
LDO(低壓降)穩壓器通常使用功率晶體管(也稱為傳遞設備)作為 PNP。這種晶體管允許飽和,所以穩壓器可以有一個非常低的壓降電壓,通常為 200mV 左右;與之相比,使用 NPN 復合電源晶體管的傳統線性穩壓器的壓降為 2V 左右。負輸出 LDO 使用 NPN 作為它的傳遞設備,其運行模式與正輸出 LDO 的 PNP設備類似。
更新的發展使用 CMOS 功率晶體管,它能夠提供最低的壓降電壓。使用 CMOS,通過穩壓器的唯一電壓壓降是電源設備負載電流的 ON 電阻造成的。如果負載較小,這種方式產生的壓降只有幾十毫伏。
DCDC的意思是直流變(到)直流(不同直流電源值的轉換),只要符合這個定義都可以叫DCDC轉換器,
包括LDO。但是一般的說法是把直流變(到)直流由開關方式實現的器件叫DCDC。
LDO是低壓降的意思,這有一段說明:低壓降(LDO)線性穩壓器的成本低,噪音低,靜態電流小,
這些是它的突出優點。它需要的外接元件也很少,通常只需要一兩個旁路電容。新的LDO線性穩壓
器可達到以下指標:輸出雜訊30μV,PSRR為60dB,靜態電流6μA(TI的TPS78001達到Iq=0.5uA),電壓降只有100mV(TI量產了號稱0.1mV的LDO)。 LDO線性穩
壓器的性能之所以能夠達到這個水平,主要原因在於其中的調整管是用P溝道MOSFET,而普通的線
性穩壓器是使用PNP晶體管。P溝道MOSFET是電壓驅動的,不需要電流,所以大大降低了器件本身消
耗的電流;另一方面,採用PNP晶體管的電路中,為了防止PNP晶體管進入飽和狀態而降低輸出能力
, 輸入和輸出之間的電壓降不可以太低;而P溝道MOSFET上的電壓降大致等於輸出電流與導通電阻
的乘積。由於MOSFET的導通電阻很小,因而它上面的電壓降非常低。
J. 給模擬電路供電的LDO和給數字電路供電的不同
because she didn't sell one match.