A. 555电路是什么
555定时器主要是与电阻、电容构成充放电电路,并由两个比较器来检测电容器上的电压,专以确定输出电平属的高低和放电开关管的通断。这就很方便地构成从微秒到数十分钟的延时电路,可方便地构成单稳态触发器,多谐振荡器,施密特触发器等脉冲产生或波形变换电路。
B. 555芯片是什么
NE555为8脚时基集成电路. ne555时基电路封形式有两种,一是dip双列直插8脚封装,另专一种是sop-8小型(smd)封装形式。属其他ha17555、lm555、ca555分属不同的公司生产的产品。内部结构和工作原理都相同。ne555属于cmos工艺制造. 555时基电路是一种使用极为广泛的集成电路.根据外接电路的不同,可作波形发生器,产生方波,锯齿波,窄脉冲等,可作单稳双稳电路,可作定时器比较器等.具体应用电路有数百种之多.但万变不离其宗,这一集成电路在各种应用中的输出,还限于产生电平变化之类的数字类信号,而不是模拟信号 555型时基集成电路的引脚功能如下: 1是地线,2是触发,3是输出电平,4是复位,5是控制电压,6是阀值电压,7是放电,8是电源(VDD)。
C. 如何判别555组成的是什么电路
图太小,看不清楚!但隐约可以看到是一般ne555直流电机调速电路,z是稳压二极管,示乎供电压多少,才可以估计是什麼数值!所控制的电机是什麼类型也要清楚。
D. 555电路构成的多谐振荡器是什么工作原理
原理:
电路接通电源的瞬间,由于电容C来不及充电,=0v,输出Vo为高电平。同时,集电极输出端(7脚)对地断开,电源Vcc对电容C充电,电路进入暂稳态,此后,电路周而复始地产生周期性的输出脉冲。多谐振荡器两个暂稳态的维持时间取决于RC充、放电回路的参数。暂稳态Ⅰ的维持时间,即输出Vo的正向脉冲宽度T1≈0.7(R1+R2)C;暂稳态Ⅱ的维持时间,即输出Vo的负向脉冲宽度T2≈0.7R2C。
因此,振荡周期T=T1+T2=0.7(R1+2R2)C,振荡频率f=1/T。正向脉冲宽度T1与振荡周期T之比称矩形波的占空比D,由上述条件可得D=(R1+R2)/(R1+2R2),若使R2>>R1,则D≈1/2,即输出信号的正负向脉冲宽度相等的矩形波(方波)。
简介:
多谐振动器利用深度正反馈,通过阻容耦合使两个电子器件交替导通与截止,从而自激产生方波输出的振荡器。常用作方波发生器。多谐振荡器是一种能产生矩形波的自激振荡器,也称矩形波发生器。多谐振荡器没有稳态,只有两个暂稳态。在工作时,电路的状态在这两个暂稳态之间自动地交替变换,由此产生矩形波脉冲信号,常用作脉冲信号源及时序电路中的时钟信号。
555定时器成本低,性能可靠,只需要外接几个电阻、电容,就可以实现多谐振荡器、单稳态触发器及施密特触发器等脉冲产生与变换电路。它也常作为定时器广泛应用于仪器仪表、家用电器、电子测量及自动控制等方面。
它内部包括两个电压比较器,三个5K欧姆的等值串联分压电阻(555定时器的名称也由此而得),一个 RS 触发器,一个放电管 T 及功率输出级。它提供两个基准电压VCC /3 和 2VCC /3
E. 555电路工作原理
555定时器原理:
555集成时基电路称为集成定时器,是一种数字、模拟混合型的中规模集成电路,其应用十分广泛。该电路使用灵活、方便,只需外接少量的阻容元件就可以构成单稳、多谐和施密特触发器,因而广泛用于信号的产生、变换、控制与检测。它的内部电压标准使用了三个5K的电阻,故取名555电路。其电路类型有双极型和CMOS型两大类,两者的工作原理和结构相似。几乎所有的双极型产品型号最后的三位数码都是555或556;所有的CMOS产品型号最后四位数码都是7555或7556,两者的逻辑功能和引脚排列完全相同,易于互换。555和7555是单定时器,556和7556是双定时器。双极型的电压是+5V~+15V,输出的最大电流可达200mA,CMOS型的电源电压是+3V~+18V。
555电路的内部电路方框图如图8-1所示。它含有两个电压比较器,一个基本RS触发器,一个放电开关T,比较器的参考电压由三只5KΩ的电阻器构成分压,它们分别使高电平比较器A1同相比较端和低电平比较器A2的反相输入端的参考电平为和。A1和A2的输出端控制RS触发器状态和放电管开关状态。当输入信号输入并超过时,触发器复位,555的输出端3脚输出低电平,同时放电,开关管导通;当输入信号自2脚输入并低于时,触发器置位,555的3脚输出高电平,同时放电,开关管截止。
是复位端,当其为0时,555输出低电平。平时该端开路或接VCC。
Vc是控制电压端(5脚),平时输出作为比较器A1的参考电平,当5脚外接一个输入电压,即改变了比较器的参考电平,从而实现对输出的另一种控制,在不接外加电压时,通常接一个0.01uf的电容器到地,起滤波作用,以消除外来的干扰,以确保参考电平的稳定。
T为放电管,当T导通时,将给接于脚7的电容器提供低阻放电电路。
F. 什么是555时基电路
555时基电路又叫555定时器。555定时器是一种模拟和数字功能相结合的中规模集成专器件。用双极型(TTL)工艺制作的称属为 555,用 互补金属氧化物(CMOS )工艺制作的称为 7555。除单定时器外,还有对应的双定时器 556/7556。555 定时器的电源电压范围宽,可在 4.5V~16V 工作,7555 可在 3~18V 工作,输出驱动电流约为 200mA,因而其输出可与 TTL、CMOS 或者模拟电路电平兼容。
G. 555电路产生不同波形有哪些
555电路可以产生方波,三角波,正弦波。
555定时器产生的三种波形
1、方波的产生
有555定时器构成多谐振动器产生方波(如下图)
分析表明,传输特性曲线的表达式为:
iC=al/[1+exp(-Uid/UT)]
|一一差分放大器的恒定电流;
UT一一温度的电压当量,当室温为25OC时,~26mV。
如果Uid为三角波,设表达式为
Uid(t)=[4*Um*(t-T/4)]/T(0《=t《=T/2)
Uid(t)=[-4*Um*(t-3*T/4)]T(T/2《=t《=T)
式中Um一三角波的幅度;
T-一三角波的周期。
为使输出波形更接近正弦波,
(1)传输特性曲线越对称,线性区越窄越好。
(2)三角波的幅度Um应正好使晶体管接近饱和区或截止区。
(3)图为实现三角波一正弦波变换的电路。其中RP1调节三角波的幅度,RP2调整电路的对称性,其并联电阻RE2用来减小差分放大器的线性区。电容C6,C7为隔直电容,C7为滤波电容,以滤除谐波分量,改善输出波形。
隔直电容C6、C7要取得较大,因为输出频率很低,取,滤波电容视输出的波形而定,若含高次斜波成分较多,可取得较小,一般为几十皮法至0.1微法。RE13=100欧与R25=100欧姆相并联,以减小差分放大器的线性区。
H. 请问这个555报警电路的原理是什么,详细说明一下,谢谢!
555构成了施密特电路,由R4,R5,C6组成多谐振荡器,周期(R4+R5)C6 ln4,算出来频率约7.14kHz。经3号脚输出,产生方波版。为什么平时不响呢,权R4经红线到达继电器到达7号脚,当555的3号脚输出0时(方波输出有高电平和低电平,当低电平一旦出现),内部的开关管导通,7号脚接地,使得R4右侧几乎为0,电容无法充电、放电,无法形成振荡波,报警器不响。
当温度控制输出线变成高电平时,Q2 PNP三极管导通,继电器线圈得电,红线断开,555电路的充电放点经R4,R5,C6得以完成。 方波信号产生,报警器发出声响。
这个电路设计得不是很精简,外部信号经非门直接控制555的4号脚,不就可以控制方波的产生与停止了么。
希望对你有所帮助!
I. 555电路到底有什么用
555集成电路开始是作定时器应用的,所以叫做555定时器或555时基电路。但后来经过开发,它专除了作定时延时控制属外,还可用于调光、调温、调压、调速等多种控制及计量检测。此外,还可以组成脉冲振荡、单稳、双稳和脉冲调制电路,用于交流信号源、电源变换、频率变换、脉冲调制等。由于它工作可靠、使用方便、价格低廉,目前被广泛用于各种电子产品中,555集成电路内部有几十个元器件,有分压器、比较器、基本R-S触发器、放电管以及缓冲器等,电路比较复杂,是模拟电路和数字电路的混合体.
J. 由NE555电路组成的光控电路原理
网上复制的 你看看555时基集成电路的工作原理与应用 555时基电路是一种将模拟功能与逻辑功能巧妙结合在同一硅片上的组合集成电路。它设计新颖,构思奇巧,用途广泛,备受电子专业设计人员和电子爱好者的青睐,人们将其戏称为伟大的小IC。1972年,美国西格尼蒂克斯公司(Signetics)研制出Tmer NE555双极型时基电路,设计原意是用来取代体积大,定时精度差的热延迟继电器等机械式延迟器。但该器件投放市场后,人们发现这种电路的应用远远超出原设计的使用范围,用途之广几乎遍及电子应用的各个领域,需求量极大。美国各大公司相继仿制这种电路 1974年西格尼蒂克斯公司又在同一基片上将两个双极型555单元集成在一起,取名为NF556。1978年美国英特锡尔公司(Intelsil)研制成功CMOS型时基电路ICM555 1CM556,后来又推出将四个时基电路集成在一个芯片上的四时基电路558 由于采用CMOS型工艺和高度集成,使时基电路的应用从民用扩展到火箭、导弹,卫星,航天等高科技领域。在这期间,日本、西欧等各大公司和厂家也竞相仿制、生产。尽管世界各大半导体或器件公司、厂家都在生产各自型号的555/556时基电路,但其内部电路大同小异,且都具有相同的引出功能端。图中示出了美国无线电公司生产的CA555时基电路的内部等效电路图。 CA555时基电路的内部等效电路图: http://www.91dz.comwww.mlyhs.com/upload/ 2005_07/05072521176458.gif 等效功能电路: http://www.91dz.comwww.mlyhs.com/ upload/2005_07/05072521175440.gif 鉴于各种双极型的555集成块的内部电路大同小异,下面我们以CA555为例分析其内部电路和原理。从CA555时基电路的内部等效电路图中可看到,VTl-VT4、VT5、VT7组成上比较器Al,VT7的基极电位接在由三个5kΩ电阻组成的分压器的上端,电压为VDD;VT9-VT13组成下比较器A2,VTl3的基极接分压器的下端,参考电位为VDD。在电路设计时,要求组成分压器的三个5kΩ电阻的阻值严格相等,以便给出比较精确的两个参考电位VDD和VDD。VTl4-VTl7与一个4.7kΩ的正反馈电阻组合成一个双稳态触发电路。VTl8-VT21组成一个推挽式功率输出级,能输出约200mA的电流。VT8为复位放大级,VT6是一个能承受50mA以上电流的放电晶体三极管。双稳态触发电路的工作状态由比较器A1、A2 的输出决定。 555时基电路的工作过程如下:当2脚,即比较器A2的反相输入端加进电位低于VDD的触发信号时,则VT9、VTll导通,给双稳态触发器中的VTl4提供一偏流,使VTl4饱和导通,它的饱和压降Vces箝制VTl5的基极处于低电平,使VTl5截止,VTl7饱和,从而使 VTl8截止,VTl9导通,VT20完全饱和导通,VT21截止。因此,输出端3脚输出高电平。此时,不管6端(阈值电压)为何种电平,由于双稳态触发器(VTl4-VTl7)中的4.7kΩ电阻的正反馈作用(VTl5的基极电流是通过该电阻提供的),3脚输出高电平状态一直保持到6脚出现高于VDD 的电平为止。当触发信号消失后,即比较器A2反相输入端2脚的电位高于VDD,则VT9、VTll截止,VTl4因无偏流而截止,此时若6脚无触发输入,则VTl7的Vces饱和压降通过4.7kΩ电阻维持VTl3截止,使VTl7饱和稳态不变,故输出端3脚仍维持高电平。同时,VTl8的截止使 VT6也截止。当触发信号加到6脚时,且电位高于VDD时,则VTl、VT2、VT3皆导通。此时,若2脚无外加触发信号使VT9、VTl4截止,则 VT3的集电极电流供给VTl5偏流,使该级饱和导通,导致VTl7截止,进而VTl8导通,VTl9、VT2。都截止,VT21饱和导通,故3脚输出低电平。当6脚的触发信号消失后,即该脚电位降至低于VDD时,则VTl、VT2、VT3皆截止,使VTl5得不到偏流。此时,若2脚仍无触发信号,则 VTl5通过4.7kΩ电阻得到偏流,使VTl5维持饱和导通,VTl7截止的稳态,使3脚输出端维持在低电平状态。同时,VTl8的导通,使放电级 VT6饱和导通。通过上面两种状态的分析,可以发现:只要2脚的电位低于VDD,即有触发信号加入时,必使输出端3脚为高电平;而当6脚的电位高于 VDD时,即有触发信号加进时,且同时2脚的电位高于VDD时,才能使输出端3脚有低电平输出。4脚为复位端。当在该脚加有触发信号,即其电位低于导通的饱和压降0.3V时,VT8导通,其发射极电位低于lV,因有D3接入,VTl7为截止状态,VTl8、VT21饱和导通,输出端3脚为低电平。此时,不管2脚、6脚为何电位,均不能改变这种状态。因VT8的发射极通过D3及VTl7的发射极到地,故VT8的发射极电位任何情况下不会比1.4V电压高。因此,当复位端4脚电位高于1.4V时,VT8处于反偏状态而不起作用,也就是说,此时输出端3脚的电平只取决于2脚、6脚的电位。 根据上面的分析,CA555时基电路的内部等效电路可简化为如图所示的等效功能电路。显然,555电路(或者专556电路)内含两个比较器A1和A2、一个触发器、一个驱动器和一个放电晶体管。两个比较器分别被电阻R1、R2和R3构成的分压器设定的VDD和VDD。参考电压所限定。为进一步理解其电路功能,并灵活应用555集成块,下面简要说明其作用机理。从图1—5可见,三个5kΩ电阻组成的分压器,使内部的两个比较器构成一个电平触发器,上触发电平为VDD,下触发电平为VDD。在5脚控制端外接一个参考电源Vc,可以改变上、下触发电平值。比较器Al的输出同或非门l的输入端相接,比较器A2 的输出端接到或非门2的输入端。由于由两个或非门组成的RS触发器必须用负极极性信号触发,因此,加到比较器Al同相端6脚的触发信号,只有当电位高于反相端5脚的电位时,R—S触发器才翻转;而加到比较器A2反相端2脚的触发信号,只有当电位低于A2同相端的电位VDD时,R—S触发器才翻转。 通过上面对等效功能电路和CA555时基电路的内部等效电路的分析,可得出555各功能端的真值表。 引脚2 6 4 3 7 电平≤ VDD * 1.4V 高电平 悬空状态 电平< VDD ≥ VDD 1.4V 低电平 低电平 电平< VDD > VDD 1.4V 保持电平 保持 电平* * 0.3V 低电平 低电平 由表可看出,S、R、MR的输入不一定是逻辑电平,可以是模拟电平,因此,该集成电路兼有模拟和数字电路的特色。