『壹』 数字电子技术实验,急
你这是数字电子实验啊,里面涉及到了译码器和编码的一些常识。译码器也有两种,有显示类的也有变量类的,你这图片中应该是变量类的,也就是一个组合逻辑编辑器,运用各种译码知识区分abcde二进制等,这个是大学知识我这技校的也办不好啊。
『贰』 数字电路实验心得体会
在实验具抄体操作的过程中,袭对理论知识(半加器和全加器)也有了更近一步的理解,真正达到了理论指导实践,实践检验理论的目的。
实验操作中应特别注意的几点:
(1)刚开始创建工程时选择的目标芯片一定要与实验板上的芯片相对应。 (2)连接电路时要注意保证线与端口连接好,并且注意不要画到器件图形符号的虚线框里面。
(3)顶层文件的实体名只能有一个,而且注意符号文件不能与顶层文件的实体名相同。
(4)保存波形文件时,注意文件名必须与工程名一致,因为在多次为一个工程建立波形文件时,一定要注意保存时文件名要与工程名一致,否则不能得到正确的仿真结果。
(5)仿真时间区域的设定与输入波形周期的设定一定要协调,否则得到波形可能不便于观察或发生错误。
心得体会:刚接触使用一个新的软件,实验前一定要做好预习工作,在具体的实验操作过程中一定要细心,比如在引脚设定时一定要做到“对号入座”,曾经自己由于这一点没做好耗费了很多时间。实验中遇到的各种大小问题基本都是自己独立排查解决的,这对于自己独立解决问题的能力也是一个极大地提高和锻炼,总之这次实验我获益匪浅。
『叁』 数字电路实验
1、9脚接的这个三角符号是数字地,但感觉此图有误,如果是要构成移位寄存器,那1、9脚应该接高电平。
『肆』 数字电子技术实训报告怎么写呀
实训报告格式:
1、报告题目
2、中文摘要
3、关键词
4、前言(实训目的、意义和实训内容概述)
5、实验设计(采用的关键技术、主要数电思路、设计流程等,必要时给出图示说明)
6、实验要点(主要实验步骤分析、采用的实验工具、方法)
7、结果及结果分析
8、心得体会
9、参考文献
『伍』 数字电子技术实习心得体会
心得体会
这一课程设计使我们将课堂上的理论知识有了进步的了解,并增强了对数字电子技术这门课程的兴趣。了解了更多电子元件的工作原理,如:74LS138、74LS148、7448等。同时也发现自对数电知识和电子设计软件掌握得不够。其次在此次设计过程中由于我们频繁的使用一电子设计软件如:Proteus、protel等,因此使我进一步熟悉了软件的使用,同时在电脑的电子设计和绘图操作上有了进一步提高。
我认识到:数电设计每一步都要细心认真,因为任何一步出错的话,都会导致后面的环节发生错误。比如在protel中画SCH电路时,就一定要细心确保全部无误,否则任何一个错误都会导致生成PCB板时发生错误,做成实物后就无可挽救了。在PCB板的设计中,焊盘的大小,线路的大小,以及线间的距离等参数都要设置好,因为这关系到下一步的实物焊接。
在设计过程中遇到了一些问题,使得我查找各种相关资料,在增长知识的同时增强解决问题和动手的能力,锻炼我做事细心、用心、耐心的能力。这一课程设计,使我向更高的精神和知识层次迈向一大步。在以后的学习生活中,我会努力学习,培养自己独立思考的能力,积极参加多种设计活动,培养自己的综合能力,从而使得自己成为一个有综合能力的人才而更加适应社会。
『陆』 数字电路设计实验报告(5选1即可)
目录
1 设计目的 3
2 设计要求指标 3
2.1 基本功能 3
2.2 扩展功能 4
3.方案论证与比较 4
4 总体框图设计 4
5 电路原理分析 4
5.1数字钟的构成 4
5.1.1 分频器电路 5
5.1.2 时间计数器电路 5
5.1.3分频器电路 6
5.1.4振荡器电路 6
5.1.5数字时钟的计数显示电路 6
5.2 校时电路 7
5.3 整点报时电路 8
6系统仿真与调试 8
7.结论 8
参考文献 9
实验作品附图 10
数字钟
摘要:
数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更更长的使用寿命,因此得到了广泛的使用。
数字钟从原理上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。目前,数字钟的功能越来越强,并且有多种专门的大规模集成电路可供选择。
从有利于学习的角度考虑,这里主要介绍以中小规模集成电路设计数字钟的方法。
经过了数字电路设计这门课程的系统学习,特别经过了关于组合逻辑电路与时序逻辑电路部分的学习,我们已经具备了设计小规模集成电路的能力,借由本次设计的机会,充分将所学的知识运用到实际中去。
本次课程设计要求设计一个数字钟,基本要求为数字钟的时间周期为24小时,数字钟显示时、分、秒,数字钟的时间基准一秒对应现实生活中的时钟的一秒。供扩展的方面涉及到定时自动报警、按时自动打铃、定时广播、定时启闭路灯等。因此,研究数字钟及扩大其应用,有着非常现实的意义。
1 设计目的
1.掌握数字钟的设计、组装与调试方法。
2.熟悉集成元器件的选择和集成电路芯片的逻辑功能及使用方法。
3.掌握面包板结构及其接线方法
4.熟悉仿真软件的使用。
2 设计要求及指标
2.1基本功能
1)时钟显示功能,能够正确显示“时”、“分”、“秒”。
2)具有快速校准时、分、秒的功能。
3)用555定时器与RC组成的多谐振荡器产生一个标准频率(1Hz)的方波脉冲信号。
2.2扩展功能
1)用晶体振荡器产生一个标准频率(1Hz)的脉冲信号。
2)具有整点报时的功能。
3)具有闹钟的功能。
4)……
3、方案论证与比较
本设计方案使用555多谐振荡器来产生1HZ的信号。通过改变相应的电阻电容值可使频率微调,不必使用分频器来对高频信号进行分频使电路繁复。虽然此振荡器没有石英晶体稳定度和精确性高,由于设计方便,操作简单,成为了设计时的首选,但是由于与实验中使用的555芯片产生的脉冲相比较,利用晶振产生的脉冲信号更加的稳定,同过电压表的测量能很好的观察到这一点,同时在显示上能够更加接进预定的值,受外界环境的干扰较少,一定程度上优于使用555芯片产生信号方式。我们组依然同时设计了555和晶振两个信号产生电路。(本实验报告中着重按照原方案设计的555电路进行说明)
4、 系统设计框图
数字式计时器一般由振荡器、分频器、计数器、译码器、显示器等几部分组成。在本设计中555振荡器及其相应外部电路组成标准秒信号发生器,由不同进制的计数器、译码器和显示器组成计时系统。秒信号送入计数器进行计数,把累计的结果以‘时’、‘分’、‘秒’的数字显示出来。‘时’显示由二十四进制计数器、译码器、显示器构成,‘分’、‘秒’显示分别由六十进制计数器、译码器、显示器构成。其原理框图如图1.1所示。
5、电路原理分析
5.1数字钟的构成
数字钟实际上是一个对标准频率(1HZ)进行计数的计数电路.由于计数的起始时间不可能与标准时间一致,故需要在电路上加一个校时电路,同时标准的1HZ时间信号必须做到准确稳定.在此使用555振荡器组成1Hz的信号。
数字钟原理框图(1.1)
5.1.1振荡器电路
555定时器组成的振荡器电路给数字钟提供一个频率为1Hz的方波信号。其中OUT为输出。
5.1.2时间计数器电路
时间计数电路由秒个位和秒十位计数器,分个位和分十位计数器及时个位和时十位计数器电路构成,其中秒个位和秒十位计数器、分个位和分十位计数器为60进制计数器,而根据设计要求,时个位和时十位计数器为24进制计数器.
5.1.3分频器电路
通常,数字钟的晶体振荡器输出频率较高,为了得到1Hz的秒信号输入,需要对振荡器的输出信号进行分频。
通常实现分频器的电路是计数器电路,一般采用多级2进制计数器来实现。例如,将32768Hz的振荡信号分频为1HZ的分频倍数为32768( ),即实现该分频功能的计数器相当于15级2进制计数器。
5.1.4振荡器电路
利用555定时器组成的多谐振荡器接通电源后,电容C1被充电,当电压上升到一定数值时里面集成的三极管导通,然后通过电阻和三极管放电,不断的充放电从而产生一定周期的脉冲,通过改变电路上器件的值可以微调脉冲周期。
5.1.5数字时钟的计数显示控制
在设计中,我们使用的是74**160十进制计数器,来实现计数的功能,实验中主要用到了160的置数清零功能(特点:消耗一个时钟脉冲),清零功能(特点:不耗时钟脉冲),在上级160控制下级160时候通过组合电路(主要利用与非门)实现,在连接电路的时候要注意并且强调使能端的连接,其将影响到整一个电路的是否工作。
电路的控制原理如下:
秒钟由个位向十位进位:0000—0001—0010—0011—0100—0101—0110—0111—1000—1001实现个位的计数,采用的是置数的方式(利用RCO端口),当电路计数到1001的时候采用一个二输入与非门接上级输入的高位和低位输出作为下级的信号,实现了秒区的个位和十位的显示与控制。设计中注意到接的是一个与非门而不是与门,目标在产生一个时钟脉冲。实现正确的显示。
由秒区向分区的显示控制:
基本原理同上,在秒区十位向时区个位显示的时:0000—0001—0010—0011—0100—0101产生了六个脉冲的时候向下级输出一个时钟脉冲,利用的还是与非门,目标仍是实现正确的计时显示。
分区的显示及整体电路反馈清零:
当数值显示达到:23:59的时候要实现清零的工作,采用CLR清零的方式反馈清零。具体设计接出控制端的9,5,3,2用十六进制表示后高电平对应引脚接与非,将非门输出信号的值反馈给各个160芯片的清零端(CLR)既可以实现清零了。
5.2 校时功能的实现
当重新接通电源或走时出现误差时都需要对时间进行校正.通常,校正时间的方法是:首先截断正常的计数通路,然后再进行人工出触发计数或将频率较高的方波信号加到需要校正的计数单元的输入端,校正好后,再转入正常计时状态即可.
根据要求,数字钟应具有分校正功能,因此,应截断分个位的直接计数通路,并采用正常计时信号与校正信号可以随时切换的电路接入其中.
在实验实现过程中使用的是通过开关(普通开关)来实现高低电平的切换,手动赋予需要的高低电平来实现脉冲的供给,将脉冲提供到所需要的输入(CLK)端口,实现校时,仿真过程中能够正常校时并且在校时的时候达到了预定的效果;而在我们进入实际电路连接的时候,利用开关(手控导线点触实现)来实现校时再不像仿真那样的精确了,原因分析是由于使用的是普通的开关同时利用的是手动的对CLK端口赋予脉冲信号,在实现手动生成脉冲信号的过程中产生了扰动,即相当于产生了多个的脉冲信号对需要的数码管进行校时,如此,并没有达到仿真的精确效果,但是在实验中通过改进电路的校时方式,不是用手触开关产生脉冲信号(如若需用手触则需要使用一个锁存器实现去抖动,才能够在脉冲生成时候不产生干扰的脉冲,实现正常的校时),而是使用信号发生器实现信号的提供,对需要校时的数码管在相对应的CLK端口提供脉冲信号实现校时,利用此方式实现校时则比手触开关方式效果要好。
5.3 报时的实现
报时功能的实现原理较为简单,即对所需要报时的输出量进行控制,并对控制产生的信号作为LED显示的信号源,电路连接中要注意到的是在实现LED显示的时候最好连接上一个保护电阻对LED灯器到保护的作用。例如我们的校时时间是 23:59,0010—0011—0101—1001;利用相应的门电路实现满足端口输出是上述条件的时候进行报时即可。
6、系统仿真与调试
7、结论
学贵以致用,通过几天的数字钟设计过程,将从书本上学到的知识应用于实践,学会了初步的电子电路仿真设计,虽然过程中遇到了一些困难,但是在解决这些问题的过程无疑也是对自己自身专业素质的一种提高。当最终调试成功的时候也是对自己的一种肯定。在当前金融危机大的社会背景下,能够增加自身砝码的不仅仅是一纸文凭证书,更为重要的是毕业生是否能够适应社会大潮流的需要,契合企业的要求即又较硬的动手操作及设计能力。此次的设计作业不仅增强了自己在专业设计方面的信心,鼓舞了自己,更是一次兴趣的培养,为自己以后的学习方向的明确了重点。
另外在这次实验中我们遇到了不少的问题针对不同的问题我们采取不同的解决方法,最终一一解决设计中遇到的问题。还有在实验设计中我们曾遇到多块芯片以及数码管损坏的情况造成了数字钟的显示没有达到预期的效果,或是根本不显示,通过错误排除最终确认是元件问题,并向老师咨询跟换元件最终的到解决。在我们曾经遇到不懂的问题时,利用网上的资源,搜索查找得到需要的信息。
62
『柒』 数字电子实训报告
实训报告
实训名称:数字电子技术实习
项 目:30秒倒计时器 专 业: 班 级: 组 员: 学 号: 指 导 老 师: 实 习 时 间:
新市场营销法则 助推企业成长 电子商务营销 食品餐饮营销 建筑房产营销 消费品营销
实训目的:
1、学会看懂实验原理图;
2、掌握30秒倒计时器的工作原理;
3、懂得将实验原理图转换为实际电路图; 4、合理布局,使实际电路图分布工整、明了; 5、熟悉实际电路的焊接工作,焊出实际电路;
6、懂得如何调试电路,分析电路是否出错,哪里出错,出错的 原因等;
7、提高动手焊接能了与合理布局能力。
实训设备:
万用电路板 1块;一位八段数码 管 2个;HD74LS192P 2个; NE555P 1个;HD74LS00P 2个;HEF4511BP 2个;
SN74LS161AN 1个及各芯片的相应的管座;1KΩ电阻1个; 4.7KΩ电阻一个;5.1KΩ电阻4个;470Ω电阻1个;常开按键 开关、波动三脚开关各1个;发光二极管1个;104(0.1μF) 瓦片电容1个;10μF电解电容1个;万用表;导线;跳线;及 焊接设备。
实训内容:(包括 硬件电路分析,电路组成,各组成的作用,工作原理,关键点的信号状态,关键点的检查,故障分析,故障检测和排查,电路调整的地方,细节注意事项等等) 周一
老师给出电路图,并介绍了其工作原理和几个重要节点的分析。
分解实验原理电路图,将各种芯片分开,查阅书本中关于该种芯片的功能表及文
字介绍,了解芯片的作用及各功能脚的电平要求。根据资料,画出芯片的管脚分布图。
分析实验原理图,看懂并会分析电路原理:
1、控制模块,有各个与非门和非门组成,输出信号,用于控制 电路中各个模块,使各个模块的工作状态发生改变。
2、555模块为震荡器,通过在特定管脚接入电阻与电容组成一个 输出有周期性变化电平的电路。
3、4511模块是译码器,将输入的8421BCD码转换能通过数码 管输出显示的
2进制码。
4、74LS192模块为十进制加减器,可设定初始值,并通过使能 端控制芯片进行加法或减法运算,本实验是对74LS161模块 输出的进位信号进行计数,没接收一次信号进行一次减一功能。
5、74LS161模块是一个16进制的加法器,也是可以设定初始值, 并通过使能端控制芯片进行加法运算,并在每计数一个周期 进位端输出一个高电平信号。
6、当电路中拨动开关拨在暂停端时,由两个与非门组成的基本RS 触发器Q 端输出低电平,使得由555芯片模块输出周期变化 信号在经过与非门后变成持续低电平,使74LS161模块无法 进行有效计数,使得电路处于暂停状态。
7、当电路中拨动开关拨在连续端时,由基本RS触发器Q 端输出 高电平,使得由555芯片模块输出周期变化信号在经过与非门 后变成反相信号;由于两个74LS192模块的借位端输出都为常 高平,分别经过非门,再经过与非门输出一个常高电信号,这 个信号与555模块的输出共同进过与非门,再次改变555模块 输出信号的相位,并输送到74LS161模块的时钟信号端使得电 路处于计数状态。
8、当常开按键接通时,对74LS192模块进行初始值置数,将输入 端的数值置入到芯片中,作为计数开始的初始值。
根据原理图,将原理图转化实物图,将实物连接图在纸上画出来。 周二
画实物连接图,并严格合理布线,减少电路中跳线的数量,考虑跳线的排列与,避免 跳线交叉。由于先前画的过程存在一些不合理,因此画出来的电路图不可能一次成功,必须进行修改,使线路排布更合理整齐,得出一个完整的电路图。
因为电路的修改等原因,使得画出的电路图较为杂乱,必须重画并按照原图的线路排布情况进行计算,使电路焊接时能明确合理间隔距离。 周三
继续画重画的电路图。
在万用板上根据新的电路图在相应的间隔距离前提下安上管座,根据电路图的线路排布正确焊接各个管脚。
周四
焊接完成未完成的电路。由于电路的线路较多,也较为紧密,因此焊接使用时间较多,焊接过程较为复杂、困难,必须考虑为背面,电路图为正面,因此焊接时要正确焊接对应的管脚,不能分神,否则就要回到输出脚重新分析,重新考虑布线的地方。因为此次焊接的电路是焊接过的电路中布线最多最复杂的电路,因此焊接使用的时间较多。
周五
为电路的电源端接上电源,调试电路。电路能显示,但不能进行计数分析电路出错的原因,最后确定为74LS161模块的接地端焊接不稳,接触不到。修改电路,重新调试,又发现电路的计数速度太快,三十秒只用了一秒左右,分析电路的555模块与74LS161模块,确认为震荡电路的电容用错为0.1μF的电容,换掉电容,重新调试,成功。
实训总结(谈收获): 1:
对于此次实训所用到的芯片有了更熟悉的了解,能掌握这些芯片的功能与功能脚不同电平情况对应的不同功能。 2:
了解对芯片组合电路的使用方式。知道功能脚的正确设计连接对芯片功能是否正常实现的重要性。 3:
对于原理电路图与实物电路图的转换更熟悉了,能正确的更加清晰的分析出线路合理排布方式,在使用更少材料,更少跳线方面有更为深刻的了解。 4:
提高了焊接手法和焊接速度。认识到电路合理布局及焊接必须时刻保持严格谨慎的态度,不能三心二意,否则就很容易出错。 5:
通过此次实训,我认识到了再动手焊接电路之前对电路图的分析和画出电路图的重要性。在焊接时不能操之过急,必须一步一步严格按照电路图焊接,减少因为过于急躁二造成的不必要错误,以减少在电路焊接完成后出错的可能,减少电路的调试修改时间,因为调试修改电路是在这种工作中最为麻烦费事,也是最为费时费神的工作。
『捌』 数字电路实验设计
555定时器有两个比较器 C1和 C2各有一个输入端连接到三个电阻R组成的分压器上,比较器的输出接到RS触发器上。此外还有输出级和放电管,输出级的驱动电流可达200mA。
比较器C1和C2的参考电压分别为UR1和UR2,根据C1和C2的另一个输入端——触发输入和阈值输入,可判断出RS触发器的输出状态。当复位端为低电平时,RS触发器被强制复位。若无需复位操作,复位端应接高电平.由于三个电阻等值,所以当没有控制电压输入时
Ua=1/3Ucc Ub=2/3Ucc
当控制电压外接时,如外接 ,则为防止干扰,控制电压端悬空时,应接一滤波电容到地。
第1脚(接地;Ground):接电源负极.
第2脚(触发;Trigger):当第2脚电压低于1/3 Vcc时会令第3脚输出高电平,且第7脚对地开路.
第3脚(输出;Output):555的输出脚,输出电平是高是低,完全受第2、4、6脚控制.
第4脚(重置;Reset):第4脚电压小于0.4伏特时,第3脚输出低电平,同时令第7脚对地短路.
第5脚(控制电压;Control Voltage):这一脚与比较器的参考电压点相通,允许由外界电路改变第5脚及第6脚的动作电压.平时大多接一个0.01mF以上之电容器接地,以免555受到杂讯的干扰.
第6脚(临界;Threshold):当第6脚的电压高于2/3 Vcc时,第3脚输出低电平,同时第7脚对地短路.
第7脚(放电;Discharge):与第3脚同步动作.当第3脚输出高电平时,第7脚对地开路;在第3脚输出低电平时,第7脚对地短路.
第8脚(+/-Vcc):接电源正极.第8脚与第1脚之间电压可以是4.5~16伏特.