⑴ 如何用下沿触发JK触发器设计一个同步二,四分频电路
沿触发的JK触发器设计一同步时序电路,其状态图如下图所示,要求电路使用的门电路最少。
试用上升沿触发的JK触发器设计一同步时序电路,其状态图如下图所示,要求电路使用的门电路最少。将D触发器接成T'触发器,信号接clk,这就成二分频电路了。再接一级就是四分频电路。另外七分频电路输出信号,如果不是一个窄脉冲,而是方波脉冲,还需要一个D触发器。
触发器是构成时序逻辑电路以及各种复杂数字系统的基本逻辑单元。触发器的线路图由逻辑门组合而成,其结构均由SR锁存器派生而来(广义的触发器包括锁存器)。触发器可以处理输入、输出信号和时钟频率之间的相互影响。
(1)用触发器电路扩展阅读:
触发器的作用:
可在写入数据表前,强制检验或转换数据。触发器发生错误时,异动的结果会被撤销。可依照特定的情况,替换异动的指令 (INSTEAD OF)。
约束和触发器在特殊情况下各有优势。触发器的主要好处在于它们可以包含使用 Transact-SQL 代码的复杂处理逻辑。因此,触发器可以支持约束的所有功能;但它在所给出的功能上并不总是最好的方法。
实体完整性总应在最低级别上通过索引进行强制,这些索引或是 PRIMARY KEY 和 UNIQUE 约束的一部分,或是在约束之外独立创建的。假设功能可以满足应用程序的功能需求,域完整性应通过 CHECK 约束进行强制,而引用完整性(RI) 则应通过 FOREIGN KEY 约束进行强制。
在约束所支持的功能无法满足应用程序的功能要求时,触发器就极为有用。
⑵ 如何用JK触发器构成D触发器 电路图
将J、K端接电源+,用时钟端作为D触发器的触发端。
⑶ 触发电路的组成和工作原理
触发电路是具有一些稳态的或非稳态的电路,其中至少有一个是稳态的,并设计成在施加一适当脉冲时即能启动所需的转变。
概述
晶闸管最重要的特征是正向导通的可控性。当晶闸管的阳极与阴极间加上正向电压时,在阴极与控制极之间加上合适的触发电压与电流,晶闸管就断态转为通态。
向晶闸管供给触发电压、电流的电路,叫做触发电路。触发信号可以用交流电压、直流电压或者用短暂的脉冲电压,通常多采用脉冲电压作为触发信号
触发要求
为保证能够可靠地触发,晶闸管对触发电路有一定的要求:
1、触发信号应有足够的触发电压和触发电流。触发电压和触发电流应能使合格元件都能可靠地触发。由于同一型号的晶闸管其触发电压、触发电流并不一样,同一元件在不同的温度下的触发电压与电流也不一样,为了保证每个晶闸管都能可靠触发,所设计的触发电路产生的触发电压和电流都应该较大。一般要求触发电压在2V以上、10V以下。
2、触发脉冲的波形应有一定的宽度,一般在10us以上(最好能有20us~50us),才能保证晶闸管可靠触发,这是由于晶闸管从截止状态到完全导通需要一段时间。如果负载是大电感,电流上升速度比较慢,触发脉冲的宽度还应该进一步增大,有时要达到1ms。否则如果脉冲太短,在脉冲终止时,主回路电流还不能上升到晶闸管的维持电流以上,晶闸管就会重新关断,不能导通。
3、触发脉冲前沿要陡,不能平缓上升,前沿最好能在10us以内。否则将会因温度、电压等因素的变化而造成晶闸管的触发时间不一致,导致不准确。
4、触发电路的干扰电压应小于晶闸管的触发电压,一般在不要求晶闸管触发时,触发电路所产生的脉冲电压应小于0.15V~0.2V。
5、触发脉冲必须与电源电压同步,即必须同频率并保持一定的相位关系。脉冲发出的时间应该能够平稳地前后移动,移相范围要足够大